科学技術振興機構
お問い合せ サイトマップ English
HOME(TOPICS)
研究総括・研究領域紹介
研究代表者 研究課題一覧
領域アドバイザー
戦略目標
TOPICS
JSTCRESTDVLSI HOME > 国際シンポジウム招待講演者資料等 > 2013.12.6〜7 開催

本シンポジウムは終了いたしました。

2013年12月6-7日に開催した国際シンポジウムにおける招待講演、研究チーム発表資料のうち、公開可能な部分を以下に掲載しております。(発表順)・・・当日プログラム

【研究総括 開会挨拶】
「タイトル」氏名(所属役職) ダウンロード
「2nd JST International Symposium on Dependable VLSI Systems 2013の開催にあたり」
浅井 彰二郎
(株式会社リガク 取締役副社長)
→PDF 301kB

【招待講演者資料】(発表順)
「タイトル」招待講演者氏名(所属役職) ダウンロード
"Challenges at Circuits Designs for Nonvolatile Memory and Logics in Dependable Systems"
Dr. Meng-Fan (Marvin) Chang
National Tsing Hua University
→PDF 3,687kB
"Heterogeneous Networks for Dependable Wireless Access and the 1000x Capacity Challenge"
Dr. Valentin Gheorghiu
Qualcomm Standards and Industry Organizations
→PDF 2,214kB
"Dynamic Adaptation for Resilient Integrated Circuits and Systems"
Prof. Krishnendu Chakrabarty
Duke University
→PDF 4,235kB
"Cross-layer Approaches for Resilient System Design"
Prof. Mehdi B. Tahoori
Karlsruhe Institute of Technology
→PDF 3,920kB
"Deterministic Ethernet as Reliable Communication Infrastructure for Distributed Dependable VLSI Systems"
Dr. Wilfried Steiner
TTTech Computertechnik AG
→PDF 1,998kB
"Putting Trust in Automotive Electronics"
Dr. Camille Vuillaume
ETAS K.K.
→PDF 2,527kB
"Real Systems Are Usually Not Perfect, So Why Design Assuming They Are"
Dr. Roger Barth
Micron Technology
→PDF 1,269kB

【研究チーム紹介資料】(発表順)             
研究チーム代表発表者氏名(所属役職) ダウンロード
"Development of Dependable Wireless System and Device"
Prof. Kazuo Tsubouchi
Tohoku University
→PDF 858kB
"Dependable Wireless Solid-State Drive (SSD)"
Prof. Ken Takeuchi
Chuo University
→PDF 1,943kB
"Three-Dimensional VLSI Systems with Self-Restoration Function"
Prof. Mitsumasa Koyanagi
Tohoku University
→PDF 2,596kB
"Dependable SRAM Techniques for Highly Reliable VLSI Systems"
Prof. Masahiko Yoshimoto
Kobe University
→PDF 2,384kB
"DART: Dependable Architecture with Reliability Testing"
Prof. Seiji Kajihara
Kyushu Institute of Technology
→PDF 1,408kB
"Soft-error and Variability Resilience in Dependable VLSI Platform"
Prof. Hidetoshi Onodera
Kyoto University
→PDF 1,628kB
"SRAM Soft Error Rate Estimation Tool with Nuclear Reaction Simulator"
Associate Prof. Hiroshi Kawaguchi
Kobe University
→PDF 5,103kB
"Development of Dependable Network-on-Chip Platform"
Prof. Tomohiro Yoneda
The National Institute of Informatics
→PDF 1,811kB
"Fundamental Technology on Dependable SoC and SiP for Embedded Real-time Systems"
Associate Prof. Nobuyuki Yamasaki
Keio University
→PDF 3,601kB
"The Design and Evaluation Methodology of Dependable VLSI for Tamper Resistance"
Prof. Takeshi Fujino
Ritsumeikan University
→PDF 2,936kB
"FOF (Functionally Observable Fault): A unified mode for testing and debugging - ATPG and application to debugging -"
Prof. Masahiro Fujita
University of Tokyo
→PDF 913kB

お問い合せ
独立行政法人 科学技術振興機構
〒102-0076 東京都千代田区五番町7 K's五番町
 電話:03-6261-0585、FAX:03-3222-2064
 メール:メール

Copyright(C)2007 JST ALL rights reserved.
CREST:戦略的創造研究推進事業