### (19) 日本国特許庁(JP)

## (12) 特許公報(B2)

(11) 特許番号

(24) 登録日 平成30年4月6日 (2018.4.6)

### 特許第6316981号

(P6316981)

(45) 発行日 平成30年4月25日(2018.4.25)

| (51) Int.Cl. |        |           | FΙ   |       |      |
|--------------|--------|-----------|------|-------|------|
| HO1L         | 21/336 | (2006.01) | HO1L | 29/78 | 301B |
| H01L         | 29/78  | (2006.01) | HO1L | 29/78 | 301S |
|              |        |           | HO1L | 29/78 | 301P |
|              |        |           | HO1L | 29/78 | 301H |

請求項の数 10 (全 20 頁)

| (21) 出願番号<br>(86) (22) 出願日<br>(86) 国際出願番号 | 特願2016-557764 (P2016-557764)<br>平成27年11月2日 (2015.11.2)<br>PCT/JP2015/080954 | (73)特許権者 | 着 503360115<br>国立研究開発法人科学技術振興機構<br>埼玉県川口市本町四丁目1番8号 |
|-------------------------------------------|-----------------------------------------------------------------------------|----------|----------------------------------------------------|
| (87) 国際公開番号                               | W02016/072398                                                               | (74) 代理人 | 100087480                                          |
| (87) 国際公開日                                | 平成28年5月12日 (2016.5.12)                                                      |          | 弁理士 片山 修平                                          |
| 審査請求日                                     | 平成29年4月20日 (2017.4.20)                                                      | (72)発明者  | 鳥海 明                                               |
| (31) 優先権主張番号                              | 特願2014-225622 (P2014-225622)                                                |          | 東京都文京区本郷7丁目3番1号 国立大                                |
| (32) 優先日                                  | 平成26年11月5日 (2014.11.5)                                                      |          | 学法人東京大学内                                           |
| (33) 優先権主張国                               | 日本国(JP)                                                                     | (72)発明者  | 李忠賢                                                |
|                                           |                                                                             |          | 東京都文京区本郷7丁目3番1号 国立大                                |
|                                           |                                                                             |          | 学法人東京大学内                                           |
|                                           |                                                                             | (72)発明者  | 西村 知紀                                              |
|                                           |                                                                             |          | 東京都文京区本郷7丁目3番1号 国立大                                |
|                                           |                                                                             |          | 学法人東京大学内                                           |
|                                           |                                                                             |          |                                                    |
|                                           |                                                                             |          | 最終頁に続く                                             |

(54) 【発明の名称】 ゲルマニウム層をチャネル領域とする半導体装置およびその製造方法

(57)【特許請求の範囲】

【請求項1】

ゲルマニウム層内に形成された第1導電型を有するチャネル領域と、

前記ゲルマニウム層内に形成され、前記第1導電型と異なる第2導電型を有するソース 領域およびドレイン領域と、

を具備し、

前記チャネル領域における酸素濃度は、前記ソース領域およびドレイン領域の少なくと も一方の領域と前記少なくとも一方の領域を囲む前記第1導電型を有する領域との接合界 面における酸素濃度より低いことを特徴とする半導体装置。

【請求項2】

10

前記チャネル領域における酸素濃度は1×10<sup>16</sup> cm<sup>-3</sup>以下であり、前記接合界面 における酸素濃度は1×10<sup>16</sup> cm<sup>-3</sup>より高いことを特徴とする請求項1記載の半導 体装置。

【請求項3】

前記チャネル領域における酸素濃度は5×10<sup>15</sup> cm<sup>-3</sup>以下であることを特徴とする請求項2記載の半導体装置。

【請求項4】

前記第1導電型はp型であり、前記第2導電型はn型であることを特徴とする請求項1 から3のいずれか一項記載の半導体装置。

【請求項5】

ゲルマニウム層内に形成された第1導電型を有するチャネル領域を形成する工程と、 前記ゲルマニウム層内に前記第1導電型と異なる第2導電型を有するソース領域および ドレイン領域を形成する工程と、

前記チャネル領域における酸素濃度が前記ソース領域およびドレイン領域の少なくとも 一方の領域と前記少なくとも一方の領域を囲む前記第1導電型を有する領域との接合界面 における酸素濃度より低くなるように酸素濃度を設定する工程と、

を含むことを特徴とする半導体装置の製造方法。

【請求項6】

前記酸素濃度を設定する工程は、

前記ゲルマニウム層内の前記チャネル領域となる領域が露出し、前記接合界面となる領 域上の前記ゲルマニウム層の表面が露出しない状態で還元性雰囲気において前記ゲルマニ ウム層を熱処理する工程を含むことを特徴とする請求項5記載の半導体装置の製造方法。 【請求項7】

前記熱処理する工程は、前記チャネル領域および前記接合界面の酸素濃度が1×10<sup>1</sup> <sup>6</sup> cm<sup>-3</sup>以上のゲルマニウム層を熱処理する工程であることを特徴とする請求項6記載 の半導体装置の製造方法。

【請求項8】

前記熱処理する工程の前に、前記チャネル領域となる領域および前記接合界面となる領域に酸素を導入する工程を含むことを特徴とする請求項6または7記載の半導体装置の製造方法。

20

【請求項9】

前記酸素濃度を設定する工程は、

前記チャネル領域となる領域に対し前記接合界面となる領域に選択的に酸素を導入する 工程を含むことを特徴とする請求項5記載の半導体装置の製造方法。

【請求項10】

前記酸素濃度を設定する工程は、

前記チャネル領域における酸素濃度が1×10<sup>16</sup> cm<sup>-3</sup>以下となり、前記接合界面における酸素濃度が1×10<sup>16</sup> cm<sup>-3</sup>より高くなるように前記酸素濃度を設定する工程であることを特徴とする請求項5から9のいずれか一項記載の半導体装置の製造方法。 【発明の詳細な説明】

30

【 0 0 0 1 】

本発明は、半導体装置およびその製造方法に関し、ゲルマニウム層をチャネル領域とす る半導体装置およびその製造方法に関する。

【背景技術】

【技術分野】

[0002]

ゲルマニウム(Ge)は、シリコン(Si)に比べ優れた電子物性を有する半導体である。例えば、ゲルマニウム層をチャネル領域とするMOSFET(Metal Oxide Semicond uctor Field Effect Transistor)が開発されている。特許文献1には、還元性ガスまたは不活性ガス雰囲気においてゲルマニウム層を熱処理することが記載されている。 【先行技術文献】

40

50

【特許文献】

[0003]

【特許文献1】国際公開第2014/050187号

【発明の概要】

【発明が解決しようとする課題】

[0004]

MOSFETにおいては、例えばチャネルの移動度を向上させることによりオン電流を 大きくすることができる。また、例えばソース領域およびドレイン領域における接合電流 を抑制することによりオフ電流を抑制することができる。しかしながら、オン電流を大き

(2)

くし、かつオフ電流を小さくすることは難しい。このため、オフ電流に対するオン電流の 比(いわゆるオンオフ比)を大きくすることは難しい。

【 O O O 5 】

本発明は、上記課題に鑑みなされたものであり、オフ電流に対するオン電流の比を大き くすることが可能な半導体装置およびその製造方法を提供することを目的とする。 【課題を解決するための手段】

[0006]

本発明は、ゲルマニウム層内に形成された第1導電型を有するチャネル領域と、前記ゲ ルマニウム層内に形成され、前記第1導電型と異なる第2導電型を有するソース領域およ びドレイン領域と、を具備し、前記チャネル領域における酸素濃度は、前記ソース領域お よびドレイン領域の少なくとも一方の領域と前記少なくとも一方の領域を囲む前記第1導 電型を有する領域との接合界面における酸素濃度より低いことを特徴とする半導体装置で ある。

【 0 0 0 7 】

上記構成において、前記チャネル領域における酸素濃度は1×10<sup>16</sup> cm<sup>-3</sup>以下で あり、前記接合界面における酸素濃度は1×10<sup>16</sup> cm<sup>-3</sup>より高い構成とすることが できる。

[0008]

上記構成において、前記チャネル領域における酸素濃度は5×10<sup>15</sup> cm<sup>-3</sup>以下で ある構成とすることができる。

[0009]

上記構成において、前記第1導電型はp型であり、前記第2導電型はn型である構成と することができる。

【 0 0 1 0 】

本発明は、ゲルマニウム層内に形成された第1導電型を有するチャネル領域を形成する 工程と、前記ゲルマニウム層内に前記第1導電型と異なる第2導電型を有するソース領域 およびドレイン領域を形成する工程と、前記チャネル領域における酸素濃度が前記ソース 領域およびドレイン領域の少なくとも一方の領域と前記少なくとも一方の領域を囲む前記 第1導電型を有する領域との接合界面における酸素濃度より低くなるように酸素濃度を設 定する工程と、を含むことを特徴とする半導体装置の製造方法である。 【0011】

上記構成において、前記酸素濃度を設定する工程は、前記ゲルマニウム層内の前記チャ ネル領域となる領域が露出し、前記接合界面となる領域上の前記ゲルマニウム層の表面が 露出しない状態で還元性雰囲気において前記ゲルマニウム層を熱処理する工程を含む構成 とすることができる。

【0012】

上記構成において、前記熱処理する工程は、前記チャネル領域および前記接合界面の酸 素濃度が1×10<sup>16</sup> cm<sup>-3</sup>以上のゲルマニウム層を熱処理する工程である構成とする ことができる。

【0013】

上記構成において、前記熱処理する工程の前に、前記チャネル領域となる領域および前 記接合界面となる領域に酸素を導入する工程を含む構成とすることができる。 【0014】

上記構成において、前記酸素濃度を設定する工程は、前記チャネル領域となる領域に対し前記接合界面となる領域に選択的に酸素を導入する工程を含む構成とすることができる

【0015】

上記構成において、前記酸素濃度を設定する工程は、前記チャネル領域における酸素濃度が1×10<sup>16</sup> cm<sup>-3</sup>以下となり、前記接合界面における酸素濃度が1×10<sup>16</sup> cm<sup>-3</sup>より高くなるように前記酸素濃度を設定する工程である構成とすることができる。

10

30

20

【発明の効果】
【0016】

本発明によれば、オフ電流に対するオン電流の比を大きくすることが可能な半導体装置 を提供することができる。

【図面の簡単な説明】

【0017】

- 【図1】図1 (a)から図1 (d)は、実験に用いたMOS構造の作製方法を示す断面図 である。
- 【図2】図2は、基板AおよびBについて、面電子密度N<sub>S</sub>に対する電子移動度µ<sub>eff</sub> を示す図である。

10

- 【図3】図3(a)および図3(b)は、それぞれ基板AおよびBにおけるn-FETの ゲート電圧V<sub>G</sub>に対するソース電流I<sub>S</sub>およびドレイン電流I<sub>D</sub>を示す図である。
- 【図4】図4は、基板Bにおける深さに対する酸素濃度を示す図である。
- 【図 5 】図 5 ( a ) および図 5 ( b ) は、基板 B を水素熱処理したサンプルの面密度 N <sub>s</sub> に対する移動度 µ <sub>e f f</sub> を示す図である。
- 【図 6 】図 6 ( a ) および図 6 ( b ) は、基板 B を水素熱処理したサンプルのゲート電圧 V<sub>G</sub>に対するドレイン電流 I<sub>D</sub>を示す図である。
- 【図7】図7は、基板Aに酸素イオンをイオン注入したサンプルの面電子密度N<sub>s</sub>に対す る電子移動度µ<sub>eff</sub>を示す図である。
- 【図8】図8は、基板Aに酸素イオンをイオン注入したサンプルの表面からの深さに対す 20 る酸素濃度を示す図である。
- 【図9】図9(a)から図9(d)は、接合電流を評価するサンプルの作製方法を示す断 面図である。
- 【図10】図10は、基板Aに酸素イオン注入したサンプルおよび酸素イオン注入しない サンプルの表面からの深さに対する酸素濃度を示す図である。
- 【図11】図11(a)は、基板Aを用いたFETの接合電圧に対する接合電流を示す図 であり、図11(b)は、逆方向電流を示す図である。
- 【 図 1 2 】 図 1 2 は、基板 A を用いた F E T の熱処理温度に対するオフリーク電流を示す 図である。
- 【図13】図13は、基板Aを用い酸素イオン注入したFETの接合電流の温度依存性を 30 示す図である。
- 【図14】図14は、実施例1に係る半導体装置の断面図である。
- 【図15】図15(a)から図15(d)は、実施例2に係るFETの製造方法を示す断 面図である。
- 【図16】図16(a)から図16(c)は、実施例3に係るFETの製造方法を示す断 面図である。
- 【図17】図17(a)から図17(c)は、実施例4に係るFETの製造方法を示す断 面図である。
- 【図18】図18は、作製した実施例5に係るFETの断面図である。
- 【図19】図19は、実施例5のゲート電圧V<sub>G</sub>に対するソース電流I<sub>S</sub>およびドレイン <sup>40</sup> 電流I<sub>D</sub>を示す図である。
- 【図 2 0 】図 2 0 は、実施例 5 の面電子密度 N <sub>s</sub> に対する電子移動度 µ <sub>e f f</sub> を示す図で ある。
- 【発明を実施するための形態】
- [0018]
- 以下に、発明者らが本発明に至った実験について説明する。
- [0019]

単結晶ゲルマニウム基板として、成長方法の異なる基板Aおよび基板Bを用いMOS構造を作製した。図1(a)から図1(d)は、実験に用いたMOS構造の作製方法を示す 断面図である。図1(a)に示すように、(111)面を主面とする単結晶ゲルマニウム

(4)

基板10を準備する。ゲルマニウム基板10がp型の場合、アクセプタ濃度N<sub>A</sub>は2×1 0<sup>1 6</sup> cm<sup>- 3</sup>である。ゲルマニウム基板10がn型の場合、ドナー濃度N<sub>D</sub>は1×10 <sup>1 6</sup> cm<sup>- 3</sup>である。

【0020】

図1(b)に示すように、ゲルマニウム基板10上に酸化ゲルマニウム膜12を形成す る。酸化ゲルマニウム膜12の形成は、ゲルマニウム基板10を酸素ガス雰囲気中で熱処 理することにより行なう。酸化ゲルマニウム膜12の形成条件は、酸素圧力が70気圧、 基板温度が500 である。酸化ゲルマニウム膜12の膜厚は5nmから6nm程度であ る。図1(c)に示すように、酸化ゲルマニウム膜12の表面にゲート電極14として金 属膜を形成する。ゲート電極14は、金(Au)膜である。これにより、移動度を測定す るサンプルが完成する。

【0021】

作製したサンプルについて、スプリットCV法を用い、室温におけるキャリア数と移動 度µ<sub>eff</sub>を求めた。スプリットCV法は、CV測定の積分からキャリア数を導出し、キ ャリア数とI-V測定から移動度を求める方法である。キャリア数から面キャリア密度N <sub>s</sub>を求めた。

[0022]

FETを作製する場合には、図1(d)に示すように、ゲルマニウム基板10内にソー ス領域16およびドレイン領域18を形成する。ソース領域16およびドレイン領域18 は、イオン注入法を用い形成する。n-FETにおいては、ゲルマニウム基板10はp型 であり、ソース領域16およびドレイン領域18はn型である。p-FETにおいては、 ゲルマニウム基板10はn型であり、ソース領域16およびドレイン領域18はp型であ る。その後、活性化アニールとして、ゲルマニウム基板10を窒素ガス雰囲気において熱 処理を行なう。ソース領域16およびドレイン領域18とソース領域16およびドレイン 領域18を囲む領域とは異なる導電型なり、pn接合が形成される。 【0023】

n - F E T においては、ソース領域16およびドレイン領域18を形成するため燐(P)をイオン注入する。注入条件は、注入エネルギーが50 k e V であり、注入ドーズ量が1×10<sup>15</sup> cm<sup>-2</sup> である。p - F E T においては、ソース領域16およびドレイン領域18を形成するため、ホウ素(B)をイオン注入する。注入条件は、注入エネルギーが20 k e V であり、注入ドーズ量が1×10<sup>15</sup> cm<sup>-2</sup> である。 【0024】

30

40

20

10

ゲルマニウム基板10上に、図1(b)と同様に、酸化ゲルマニウム膜12をゲート絶 縁膜として形成する。酸化ゲルマニウム膜12上に、ゲート電極14を形成する。ゲート 電極14は、アルミニウム(A1)膜である。ゲルマニウム基板10上に絶縁膜24を形 成する。絶縁膜24はゲルマニウム基板10側から酸化イットリウム膜および酸化シリコ ン膜である。ソース領域16およびドレイン領域18上の絶縁膜24に開口を形成する。 開口を介しソース領域16およびドレイン領域18に接触するようにそれぞれソース電極 26およびドレイン電極28を形成する。ソース電極26およびドレイン電極28は、ア ルミニウム膜である。

【0025】

作製した FET サンプルについて、室温におけるゲート電圧 V<sub>G</sub>に対するソース電流 I s およびドレイン電流 I<sub>D</sub>を測定した。

[0026]

図 2 は、基板 A および B について、面電子密度 N<sub>S</sub> に対する電子移動度 µ<sub>eff</sub>を示す 図である。図 2 に示すように、基板 A の電子移動度 µ<sub>eff</sub> は N<sub>S</sub>が0.2×10<sup>12</sup> c m<sup>-2</sup> 付近で最大となり、約1700 cm<sup>2</sup> / V s である。基板 B の電子移動度 µ<sub>eff</sub> は N<sub>S</sub>が1×10<sup>12</sup> cm<sup>-2</sup> 付近で最大となり、約300 cm<sup>2</sup> / V s である。基板 A の移動度 µ<sub>eff</sub> は全ての N<sub>S</sub>で基板 B より高い。このように、基板 A と B とで移動度が 異なる理由は不明である。 [0027]

図3(a)および図3(b)は、それぞれ基板AおよびBにおけるn-FETのゲート 電圧V<sub>G</sub>に対するソース電流I<sub>S</sub>およびドレイン電流I<sub>D</sub>を示す図である。基板Aを用い 作製したn-FETにおけるゲート長Lおよびゲート幅Wはそれぞれ400µmおよび9 0µmであり、基板Bを用い作製したn-FETにおけるゲート長Lおよびゲート幅Wは それぞれ100µmおよび120µmである。ソース領域16およびドレイン領域18の 大きさは、130×100µm<sup>2</sup>である。活性アニールは温度が500 および時間が1 0分の条件で行なった。

(6)

[0028]

図3(a)および図3(b)に示すように、基板AおよびBともピンチオフ電圧は約-10 1Vである。ゲート電圧V<sub>G</sub>が正の領域のソース電流I<sub>S</sub>およびドレイン電流I<sub>D</sub>がオン 電流に相当する。ゲート電圧V<sub>G</sub>が-1V以下の領域のソース電流I<sub>S</sub>およびドレイン電 流I<sub>D</sub>がオフ電流に相当する。オン電流が大きく、オフ電流が小さいFETほど性能がよい。

【0029】

基板Aは基板Bに対し、オン電流が大きい。これは、図2に示したように、基板Aが基板Bに比べ移動度が高いためである。一方、基板Bは基板Aに対し、オフ電流が小さい。 これは、基板Bが基板Aに比べpn接合におけるリーク電流が小さいためと考えられる。 オン電流は基板Aが好ましく、オフ電流は基板Bが好ましい。基板Aと同程度のオン電流 で、基板B程度のオフ電流が実現できれば、FET特性は向上する。発明者らは、基板A とBとでオン電流およびオフ電流が異なる原因を調査した。

【 0 0 3 0 】

基板 A および B について、S I M S (Secondary Ion Mass Spectrometry)分析を行なった。図4は、基板 B における深さに対する酸素濃度を示す図である。図1 (a)の後、図1 (b)の前に基板 B の表面が露出した状態で、大気圧水素ガス(100%)雰囲気において、熱処理を行なった。熱処理温度は、700 および850 であり、熱処理時間は15分である。図4において、黒四角は基板 B を水素熱処理する前、黒三角は700の水素熱処理後、黒丸は850 の水素熱処理後のS I M S 分析結果を示す。酸素の検出限界は約1×10<sup>15</sup> cm<sup>-3</sup>である。酸素濃度は、深さが0.3から0.4 μ m 程度より浅い領域で非常に大きくなる。これは、ゲルマニウム基板の表面に吸着された酸素が観測されているためである。

[0031]

図4に示すように、水素熱処理前の基板Bにおいては、表面からの深さが少なくとも5 µmまで、酸素濃度は1×10<sup>16</sup> cm<sup>-3</sup>以上である。一方、基板Aの酸素濃度は検出 限界以下であった。このように、基板Bは基板Aより酸素濃度が高い。このことから、基 板Bにおいて移動度が低くかつ接合リーク電流が低いこととゲルマニウム基板10内の酸 素濃度とは何らかの関係があると推定した。

【0032】

基板 B を 7 0 0 で水素熱処理すると、基板 B 内の酸素濃度が 1 × 1 0 <sup>1 6</sup> c m <sup>- 3</sup> 以下に減少する。深さが 1 .5 µ m 以下では、酸素濃度は約 5 × 1 0 <sup>1 5</sup> c m <sup>- 3</sup> 以下であ り、深さが 1 µ m 以下では、酸素濃度は約 3 ~ 4 × 1 0 <sup>1 5</sup> c m <sup>- 3</sup> である。基板 B を 8 5 0 で熱処理すると、酸素濃度はさらに減少する。深さが 4 µ m 以下で、酸素濃度は約 5 × 1 0 <sup>1 5</sup> c m <sup>- 3</sup> 以下である。深さが 1 .5 µ m 以下で酸素濃度は約 2 × 1 0 <sup>1 5</sup> c m <sup>- 3</sup> である。このように、水素熱処理の温度を高くすると基板 1 0 内の酸素濃度が減少 する。

【0033】

基板 B について、熱処理温度を変え、水素熱処理したサンプルを作製し移動度を測定した。サンプルの作製工程は、図1(a)から図1(c)であり、図1(b)の前に水素雰囲気で15分の熱処理を行なっている。

[0034]

20

図5(a)および図5(b)は、基板Bを水素熱処理したサンプルの面密度N。に対す る移動度 µ <sub>c f</sub> を示す図である。図 5 (a)の基板 B は p 型であり、面密度 N <sub>c</sub> は面電 子密度であり、移動度µ。ィィは電子移動度である。図5(b)の基板Bはn型であり、 面密度N、は面ホール密度であり、移動度µ。」「」はホール移動度である。水素熱処理温 度は650 (白四角)、700 (白三角)および850 (白丸)、熱処理時間は1 5分である。基準サンプル(黒丸)は、熱処理を行なっておらず、酸化ゲルマニウム膜の 膜厚が15nmであり、他のサンプルより酸化ゲルマニウム膜の成膜温度を高くしている

(7)

#### [0035]

10 図5(a)に示すように、基準サンプルでは、最大の電子移動度µ。ffが約300c m<sup>2</sup> / V s 程度である。熱処理温度を650 とすると、最大の移動度 µ<sub>e f f</sub> が約60 0 c m<sup>2</sup> / V s と向上する。熱処理温度を 7 0 0 とすると、最大の移動度 µ <sub>e f f</sub> が約 800cm<sup>2</sup>/Vsとさらに向上する。熱処理温度を850 とすると、最大の移動度 μ effは約1200cm<sup>2</sup> / Vsと基板Aとほぼ同程度となる。

[0036]

図5(b)に示すように、各サンプルとも最大のホール移動度µ。ィィは、500から 700 cm<sup>2</sup> / V s である。熱処理温度が高くなると最大のホール移動度が高くなる。水 素熱処理によるホール移動度の改善は電子移動度ほど顕著ではない。

[0037]

20 基板Bについて、熱処理温度を変え、水素熱処理したFETサンプルを作製した。サン プルの作製工程は、図1(a)から図1(d)であり、図1(b)の前に水素雰囲気で1 5分の熱処理を行なっている。作製したFETのゲート長Lおよびゲート幅Wはそれぞれ 200µmおよび90µmである。ソース領域16およびドレイン領域18の大きさは、 130×100µm<sup>2</sup>である。

[0038]

図6(a)および図6(b)は、基板Bを水素熱処理したサンプルのゲート電圧V。に 対するドレイン電流Iっを示す図である。図6(a)はn-FET、図6(b)はp-F ETである。ドレイン電圧V<sub>D</sub>は0.5Vである。図6(a)に示すように、n-FET では、基準サンプルに比べ水素熱処理を行なうとオン電流(V<sub>G</sub>が2V付近のI<sub>D</sub>)が大 きくなる。しかし、オフ電流(V<sub>G</sub>が - 1 V付近の I<sub>D</sub>)も大きくなる。このように、水 素熱処理を行なうことにより、図3(b)の基板Aと同様のFET特性となる。図6(b )に示すように、 p - F E T においては、水素熱処理による F E T 特性の変化はほとんど ない。

[0039]

このように、水素熱処理により、オン電流およびオフ電流が大きくなる。これは、水素 熱処理によって、移動度が向上し、かつ接合リーク電流が増加したためと考えられる。水 素熱処理の影響は、p-FETよりn-FETが大きい。

[0040]

図4と図5(a)および図5(b)とを比較すると、水素熱処理の温度が高くなると基 40 板B中の酸素濃度が減少し、電子移動度およびホール移動度が向上する。水素熱処理の温 度が850 では、基板 B 中の酸素濃度は2×10<sup>15</sup> cm<sup>-3</sup>程度となり、電子移動度 は図2に示した基板Aと同程度となる。このように、ゲルマニウム基板10内の酸素濃度 と移動度とに相関があることがわかる。特に、酸素濃度と電子移動度とには相関がある。 移動度を向上させるためには、熱処理温度は750 以上が好ましく、800 以上がよ り好ましく、850 以上がさらに好ましい。ゲルマニウムの融点が約938 であるこ とから、熱処理温度は925度以下が好ましく、900 以下がより好ましい。 [0041]

図4と図6(a)および図6(b)とを比較すると、水素熱処理の温度が高くなり基板 B中の酸素濃度が減少すると、オン電流およびオフ電流が大きくなる。水素熱処理の温度 が850 では、オン電流およびオフ電流は、図3(a)に示した基板Aと同程度となる

50

。オン電流が大きくなるのは移動度が向上したためであり、オフ電流が大きくなるのは接 合リーク電流が大きくなるためである。このように、ゲルマニウム基板10内の酸素濃度 とオン電流およびオフ電流とに相関があることがわかる。特に、酸素濃度とn-FETの 特性には相関がある。

[0042]

基板Bにおいて、水素熱処理の熱処理温度を高くすると酸素濃度が低くなる理由は明ら かではないが、例えばゲルマニウム基板10内の酸素が還元性ガスにより除去されること が考えられる。

[0043]

10 水素熱処理により、ゲルマニウム基板内の酸素濃度が減少することを確認するため、基 板Aのゲルマニウム基板10に酸素イオンをイオン注入し、熱処理した。熱処理雰囲気を 窒素ガス雰囲気としたサンプルと水素ガス雰囲気としたサンプルを作製した。イオン注入 および熱処理以外の作製工程は、図1(a)から図1(c)と同じである。図1(a)の 状態で、ゲルマニウム基板10に注入エネルギーが100keV、注入ドーズ量が1×1 0<sup>13</sup> cm<sup>-2</sup>の条件で酸素イオンを注入した。その後、イオン注入によるダメージを回 復させるため、酸化シリコン膜をキャップに、窒素雰囲気で750 の熱処理を行なった 。その後、キャップを除去し、ゲルマニウム基板10の表面を露出した状態で、窒素ガス 雰囲気または水素ガス雰囲気で熱処理した。熱処理における熱処理温度は700 、熱処 理時間は15分である。その後、図1(b)および図1(c)の工程を行なった。 [0044]

図 7 は、基板 A に酸素イオンをイオン注入したサンプルの面電子密度 N 。に対する電子 移動度μ。៹៹を示す図である。基準サンプルは、酸素をイオン注入しておらず、熱処理 を行なっていない。図7に示すように、基準サンプルでは、最大の移動度が約1200c m<sup>2</sup>/Vs程度である。酸素イオン注入後、窒素ガス雰囲気において熱処理を行なったサ ンプルでは、最大の移動度は約500cm²/Vs程度である。これに対し、酸素イオン 注入後、水素ガス雰囲気において熱処理を行なったサンプルでは、最大の移動度は約80 0 cm<sup>2</sup> / V s 程度である。このように、酸素イオンを注入すると移動度が低下する。酸 素イオン注入後、窒素熱処理しても移動度はあまり改善しないが、水素熱処理することに より、移動度が向上する。

[0045]

水素熱処理の温度が700 のサンプルをSIMS分析した。図8は、基板Aに酸素イ オンをイオン注入したサンプルの表面からの深さに対する酸素濃度を示す図である。実線 、破線および点線は、それぞれ水素熱処理する前の基準サンプルのSIMS分析結果、7 00 の水素熱処理後のサンプルのSIMS分析結果、およびイオン注入した酸素イオン の計算結果を示す。深さが150nmより浅い領域では、ゲルマニウム基板の表面に吸着 された酸素が観測されている。また、測定速度が異なるため図4とは検出限界および深さ が浅い領域での振舞いが異なる。

[0046]

図8に示すように、基準サンプルにおいて、酸素イオンを注入する前の基板Aの酸素濃 度は、検出限界の8×10<sup>15</sup> cm<sup>-3</sup>程度である。点線の計算結果のように、深さが約 150 nmにおいて酸素濃度が5×10<sup>17</sup> cm<sup>-3</sup>のピークとなるように、酸素イオン をゲルマニウム基板10にイオン注入している。

[0047]

700 の水素熱処理により、深さが150nmから600nmでは、酸素濃度は最大 で3×10<sup>16</sup> cm<sup>-3</sup>である。深さが600nm以上では、酸素濃度は検出限界である 。図8のように、酸素を注入したゲルマニウム基板10を水素熱処理することにより、ゲ ルマニウム基板10内の酸素濃度が減少することがわかる。図7のように、窒素熱処理よ り水素熱処理において移動度が高くなる。このことから、水素熱処理により、基板10内 の酸素が除去され、移動度が向上していると考えられる。 [0048]

20

30

図4から図8の実験結果から、基板Bを還元性ガス雰囲気中、700 程度以上において熱処理すると、基板B中の酸素が除去され、酸素濃度が減少する。基板B内の酸素濃度が減少することにより、図5(a)のように基板Bの移動度が基板Aの移動度と同程度となる。図6(a)のように、基板Bのオン電流およびオフ電流が基板Aと同程度となる。このことから、基板AとBとで、移動度および接合リーク電流が異なるのは、基板中の酸素濃度が関連していると考えられる。

【0049】

ゲルマニウム基板中の酸素濃度と接合リーク電流との関係を調べるため、酸素イオンを 注入した基板Aにpn接合を形成し、接合電流およびFET特性を評価した。

【 0 0 5 0 】

10

図9(a)から図9(c)は、接合電流を評価するサンプルの作製方法を示す断面図で ある。図9(a)に示すように、(111)面を主面とするp型単結晶ゲルマニウム基板 10に酸素イオンを注入し、酸素イオン注入領域20を形成する。酸素イオン注入条件は 、注入エネルギーが100keV、注入ドーズ量が1×10<sup>13</sup>cm<sup>-3</sup>である。酸素イ オン注入後、ダメージ回復のため、酸化シリコン膜をキャップとして形成し、窒素ガス雰 囲気において750 の熱処理を行なう。これにより、深さが約300nmの酸素イオン 注入領域20が形成される。

【0051】

図9(b)に示すように、酸素イオン注入領域20内にn型領域22を形成する。n型 領域22は、燐イオンのイオン注入により形成する。注入条件は、注入エネルギーが30<sup>20</sup> keV、注入ドーズ量が1×10<sup>13</sup> cm<sup>-2</sup> または1×10<sup>14</sup> cm<sup>-2</sup> ある。イオン 注入後、活性化アニールとして、窒素ガス雰囲気において600 30秒の熱処理を行な う。これにより、深さが約50 nmのn型領域22が形成される。n型領域22の大きさ は80×80 µm<sup>2</sup> である。

[0052]

図9(c)に示すように、ゲルマニウム基板10内の酸素イオン注入領域20上に絶縁 膜24を形成する。絶縁膜24は、基板10側から酸化イットリウム膜および酸化シリコ ン膜である。n型領域22上の絶縁膜24に開口を形成する。開口を介し、n型領域22 に接触するソース電極26およびドレイン電極28を形成する。ソース電極26およびド レイン電極28は、アルミニウム膜である。

【0053】

図9(d)は、FET特性を評価するサンプルの断面図である。図9(d)に示すよう に、ゲルマニウム基板10に図9(a)と同様に酸素イオン注入領域20が形成されてい る。ソース領域16およびドレイン領域18として図9(c)のn型領域22が形成され ている。その他の構成は、図1(d)と同じであり説明を省略する。 【0054】

基板 A にドーズ量が1×10<sup>13</sup> cm<sup>-3</sup>の酸素をイオン注入したサンプルと酸素を注入してないサンプルとをSIMS分析した。図10は、基板 A に酸素イオン注入したサンプルおよび酸素イオン注入しないサンプルの表面からの深さに対する酸素濃度を示す図である。図10に示すように、酸素を注入していないサンプルの酸素濃度は測定限界(1×10<sup>15</sup> cm<sup>-3</sup>)程度である。酸素を注入したサンプルでは、深さが約250 nmにおいて酸素濃度は約5×10<sup>17</sup> cm<sup>-3</sup>程度である。

【 0 0 5 5 】

図11(a)は、基板Aを用いたFETの接合電圧に対する接合電流を示す図であり、 図11(b)は、逆方向電流を示す図である。酸素をイオン注入していないサンプル(ド ーズ量0のサンプル)、酸素ドーズ量が1×10<sup>13</sup> cm<sup>-2</sup> および1×10<sup>14</sup> cm<sup>-2</sup> のサンプルの接合電流の測定結果である。図11(a)に示すように、酸素を注入して いないサンプルに対し、酸素を注入したサンプルは逆方向の接合電流が約2桁小さい。図 11(b)に示すように、酸素を注入していないサンプルに対し、酸素を注入したサンプ ルは逆方向のプレークダウン電圧V<sub>BV</sub>が大きい。

50

40

[0056]

図12は、基板Aを用いたFETの熱処理温度に対するオフリーク電流を示す図である。熱処理温度は、図9(b)における燐注入後の活性化アニールのための熱処理温度である。オフリーク電流は、FETサンプルにおけるゲート電圧が - 1 Vのドレイン電流である。図12に示すように、酸素を注入していないサンプルに対し、酸素を注入したサンプルは逆方向のオフリーク電流が約2桁小さい。

【 0 0 5 7 】

このように、酸素をイオン注入したサンプルは、酸素をイオン注入していないサンプル に比べ、接合電流が2桁小さく、ブレークダウン電圧が高い、また、オフリーク電流が2 桁小さい。

【0058】

図13は、基板Aを用い酸素イオン注入したFETの接合電流の温度依存性を示す図で ある。測定したサンプルは、酸素ドーズ量が1×10<sup>15</sup> cm<sup>-2</sup>のサンプルである。活 性化アニールは600 30秒である。測定する温度を300K、250K、200Kお よび150Kとし接合電流を測定した。図13に示すように、逆方向の接合電流は温度が 低くなると桁が変わる程度に減少する。これは、逆方向の接合電流が単純なトンネル電流 起因ではないことを示している。

【0059】

半導体中に欠陥が導入されると、欠陥を介したトンネル電流が生じ、逆方向の接合リー ク電流が大きくなると考えられる。しかしながら、図11(a)および図11(b)のよ うに、ゲルマニウム基板10内の酸素に関連した欠陥が増えると、このようなリーク電流 は小さくなることがわかった。これにより、逆方向ブレークダウン電圧が高くなる。また 、オフ電流が小さくなる。この理由は明確ではない。図13のように、逆方向の接合電流 はトンネル電流ではなく、活性化エネルギーを有するものであることがわかる。

20

10

【0060】

以上の実験結果に基づき、オン電流が大きく、かつオフ電流が小さい実施例について以 下に説明する。

【実施例1】

[0061]

図14は、実施例1に係る半導体装置の断面図である。図14に示すように、ゲルマニ 30 ウム層30内にソース領域36およびドレイン領域38が形成されている。ソース領域3 6とドレイン領域38との間のゲルマニウム層30上にゲート絶縁膜32が形成されてい る。ゲート絶縁膜32上にゲート電極34が形成されている。ゲート電極34以外のゲル マニウム層30上に絶縁膜40が形成されている。ソース領域36およびドレイン領域3 8上の絶縁膜40には開口が形成されている。開口を介しソース領域36およびドレイン 領域38に接触するようにそれぞれソース電極42およびドレイン電極44が形成されてい いる。

[0062]

ゲート電極34およびゲート絶縁膜32下のゲルマニウム層30内のチャネル領域50 とソース領域36およびドレイン領域38とは反対の導電型である。ソース領域36およ びドレイン領域38と、ゲルマニウム層30とは、pn接合を形成する。チャネル領域に は酸素濃度の低い低酸素濃度領域48が形成されている。pn接合界面52には酸素濃度 が低酸素濃度領域48の酸素濃度より高い高酸素濃度領域46が形成されている。 【0063】

ゲルマニウム層30は、単結晶ゲルマニウム基板でもよいし、基板(例えばシリコン基板)上に形成された単結晶または多結晶ゲルマニウム膜でもよい。また、ゲルマニウム層30は、例えばn型またはp型ゲルマニウムである。さらに、ゲルマニウム層30には、上記実験の効果が得られる程度にシリコンが含まれていてもよい。シリコンの組成比は、 全体の10%程度以下であればよい。ゲルマニウム層30の主面は、いずれの面でもよく、例えば(100)面、(111)面または(110)面とすることができる。なお、(

(10)

100)面、(111)面および(110)面は、これらに等価な結晶面も含まれる。また、主面は、これらの面から数度程度オフしていてもよい。すなわち、主面の法線方向は <111>方向および<110>方向から数度以下、好ましくは1度以下の範囲で傾いていてもよい。

【0064】

ゲート絶縁膜32として、酸化ゲルマニウム膜、高誘電率絶縁膜、または酸化ゲルマニ ウム膜と高誘電率絶縁膜との積層膜を用いることができる。高誘電率絶縁膜としては、酸 化ハフニウム、酸化ジルコニウムまたは酸化イットリウム等の希土類金属酸化膜を用いる ことができる。ゲート絶縁膜32の膜厚は、2nm以下が好ましく、1.5nm以下がよ り好ましく、1.0nm以下がさらに好ましい。ゲート電極34としては、金属または半 導体等の導電層を用いることができる。また、酸化ゲルマニウム膜は、酸化イットリウム または酸化スカンジウム等の酸化ゲルマニウムより酸素ポテンシャルの低い物質を含んで もよい。酸化ゲルマニウムより酸素ポテンシャルの低い物質としては、窒化ゲルマニウム または酸化アルミニウムでもよい。さらに、酸化ゲルマニウム膜は、アルカリ土類元素、 希土類元素およびアルミニウムの少なくとも1つの酸化物と、を含んでもよい。これらに より、ゲルマニウム層30とゲート絶縁膜32との界面を良好にすることができる。また 、ゲート絶縁膜32を薄膜化できる。例えば、EOT(等価酸化膜厚:Equivalent Oxide Thickness)を1nm以下とすることができる。

【0065】

n - FETにおいては、ゲルマニウム層30はp型であり、ソース領域36およびドレ<sup>20</sup> イン領域38はn型である。p - FETにおいては、ゲルマニウム層30はn型であり、 ソース領域36およびドレイン領域38はp型である。n - FETにおいては、(111 )面を主面とするゲルマニウム層30を用いることにより性能を向上させることができる。p - FETにおいては、(100)面または(110)面を主面とするゲルマニウム層 30を用いることにより性能を向上できる。

[0066]

絶縁膜40はゲルマニウム層30表面を保護する膜である。絶縁膜40としては、例えば酸化シリコン膜または窒化シリコン膜を含む膜を用いることができる。ソース電極42 およびドレイン電極44は、それぞれソース領域36およびドレイン領域38とオーミッ ク接触する電極である。ソース電極42およびドレイン電極44としては、例えばアルミ ニウム等の金属膜を用いる。

【0067】

実施例1によれば、ゲルマニウム層30内に第1導電型を有するチャネル領域50が形 成されている。ゲルマニウム層30内に第2導電型(第1導電型と異なる導電型)を有す るソース領域36およびドレイン領域38が形成されている。チャネル領域50における 酸素濃度は、ソース領域36およびドレイン領域38と、ソース領域36およびドレイン 領域38を囲む領域であるゲルマニウム層30と、の接合界面52における酸素濃度より 低い。チャネル領域50の酸素濃度が低いため、チャネル領域50の移動度を向上できる 。これにより、オン電流を大きくできる。接合界面52の酸素濃度が高いため、接合リー ク電流を抑制できる。これにより<u>オフ</u>電流を小さくできる。よって、オフ電流に対するオ ン電流の比を大きくできる。このようにFET特性を向上させることができる。 【0068】

高酸素濃度領域46は、接合界面52を含んでいればよく、ソース領域36およびドレイン領域38の全体を含んでいてもよい。また、チャネル領域の酸素濃度は、ソース領域36およびドレイン領域38の少なくとも一方の接合界面の酸素濃度より低ければよい。 【0069】

図 4 のように、オン電流を大きくするためには、チャネル領域 5 0 における酸素濃度は 1 × 1 0 <sup>1 6</sup> cm<sup>-3</sup>以下が好ましく、5 × 1 0 <sup>1 5</sup> cm<sup>-3</sup>以下がより好ましく、3 × 1 0 <sup>1 5</sup> cm<sup>-3</sup>以下が一層好ましい。

[0070]

50

10

30

オフ電流を小さくするためには、接合界面52における酸素濃度は1×10<sup>16</sup> cm<sup>-3</sup>より高いことが好ましく、2×10<sup>16</sup> cm<sup>-3</sup>以上がより好ましく、5×10<sup>16</sup> cm<sup>-3</sup>以上が一層好ましい。

(12)

【 0 0 7 1 】

図 6 (a) および図 6 (b) のように、 FET特性を向上させるためには、第1 導電型は p型であり、第2 導電型は n 型であることが好ましい。

【実施例2】

【0072】

図15(a)から図15(d)は、実施例2に係るFETの製造方法を示す断面図であ る。図15(a)に示すように、ゲルマニウム層30を準備する。ゲルマニウム層30は 、例えば基板Aのように、酸素濃度が1×10<sup>16</sup> cm<sup>-3</sup>以下である。図15(b)に 示すように、ゲルマニウム層30の表面近傍に酸素を導入し、高酸素濃度領域46を形成 する。高酸素濃度領域46は、例えば酸素イオンをイオン注入して形成する。 【0073】

図15(c)に示すように、ゲルマニウム層30上に開口56を有するキャップ54を 形成する。キャップ54は例えば酸化シリコン膜である。開口56を介しゲルマニウム層 30の表面が露出した状態で、還元性ガス雰囲気において、熱処理する。これにより、開 口56下の高酸素濃度領域46内の酸素が除去され低酸素濃度領域48が形成される。キャップ54により覆われた高酸素濃度領域46の酸素は除去されない。

【0074】

還元性ガスには、水素ガス等のガスが含まれていればよい。還元性ガスとして、例えば 、水素ガスが100%のガス、または水素ガスと不活性ガスとの混合ガスを用いることが できる。不活性ガスは、例えば酸化性のないガスであり、希ガスまたは窒素ガスである。 還元性ガスは、水素ガスを含まなくてもよい。例えば、酸素をほとんど含まないガスであ り、かつ熱処理によってゲルマニウム層30とほとんど反応しないガスであって、熱処理 によってゲルマニウム層30内の酸素を除去するガスであればよい。例えば酸素をほとん ど含まない窒素ガスでもよい。このように、熱処理するガスには酸素はほとんど含まれな いことが好ましい。熱処理温度は、図4および図6(a)のように、700 以上が好ま しく、800 以上がより好ましい。熱処理<u>時間</u>は、1分以上が好ましく、5分以上がよ り好ましく、15分以上がさらに好ましい。

【0075】

図15(d)に示すように、高酸素濃度領域46内にソース領域36およびドレイン領 域38を形成する。低酸素濃度領域48にチャネル領域50(図14参照)が含まれるよ うに、ゲート絶縁膜32およびゲート電極34を形成する。ゲルマニウム層30内の高酸 素濃度領域46上に絶縁膜40を形成する。絶縁膜40の開口を介しソース領域36およ びドレイン領域38に接触するようにそれぞれソース電極42およびドレイン電極44を 形成する。これにより、実施例1と同様のFETが形成される。

【0076】

実施例2によれば、図15(b)および図15(c)のように、チャネル領域50となる領域における酸素濃度が接合界面52(図14参照)となる領域における酸素濃度より 4低くなるように酸素濃度を設定する。これにより、実施例1のように、FET特性を向上できる。

[0077]

また、図15(c)のように、ゲルマニウム層30内のチャネル領域50となる領域が 露出し、接合界面52(図14参照)となる領域上のゲルマニウム層30の表面が露出し ない状態で還元性雰囲気においてゲルマニウム層30を熱処理する。これにより、低酸素 濃度領域48を簡単に形成できる。

[0078]

図15( b )のように、熱処理する工程の前に、チャネル領域 5 0 となる領域および接 合界面 5 2 となる領域に酸素を導入してもよい。これにより、高酸素濃度領域 4 6 を簡単

10



に形成できる。

【実施例3】

【0079】

図16(a)から図16(c)は、実施例3に係るFETの製造方法を示す断面図であ る。図16(a)に示すように、ゲルマニウム層30を準備する。ゲルマニウム層30は 、例えば基板Bのように、酸素濃度が1×10<sup>16</sup> cm<sup>-3</sup>より大きい。図16(b)に 示すように、実施例2の図15(c)と同様に、チャネル領域50となる領域の酸素を除 去し、低酸素濃度領域48を形成する。図16(c)に示すように、その後、実施例2の 図15(d)と同様の工程を行なう。その他の工程は、実施例2と同じであり説明を省略 する。

[0080]

実施例3のように、基板Bのように酸素濃度の高いゲルマニウム層30を用いることにより、酸素を導入する工程を省略できる。

【実施例4】

【 0 0 8 1 】

図17(a)から図17(c)は、実施例4に係るFETの製造方法を示す断面図であ る。図17(a)に示すように、ゲルマニウム層30を準備する。ゲルマニウム層30は 、例えば基板Aのように、酸素濃度が1×10<sup>16</sup> cm<sup>-3</sup>以下である。図17(b)に 示すように、チャネル領域50となる領域には酸素を導入せず、接合界面52となる領域 に酸素を導入する。図17(c)に示すように、その後、実施例2の図15(d)と同様 の工程を行なう。その他の工程は実施例1と同じであり説明を省略する。

【0082】

実施例4によれば、チャネル領域50となる領域に対し接合界面52となる領域に選択 的に酸素を導入する。これにより、実施例2の図15(c)のような還元性ガス雰囲気で の熱処理を省略できる。

【実施例5】

【0083】

実施例5は、実施例2の図15(a)から図15(d)に示す方法を用いn-FET作 製した例である。図18は、作製した実施例5に係るFETの断面図である。ゲルマニウ ム層30としては、(100)<u>面</u>を主面としアクセプタ濃度が2×10<sup>16</sup> cm<sup>-3</sup>のp 型の基板Aを用いた。酸素イオンの注入条件は注入エネルギーが100keV、ドーズ量 が1×10<sup>13</sup> cm<sup>-2</sup>である。水素ガス雰囲気における熱処理のキャップは酸化シリコ ン膜である。水素熱処理条件は、熱処理温度が750、熱処理時間が15分の熱処理で ある。ソース領域36およびドレイン領域38を形成するイオン注入条件は、イオンが燐 、注入エネルギーが50keV、ドーズ量が1×10<sup>15</sup> cm<sup>-2</sup> である。活性化アニー ルの条件は、窒素ガス雰囲気、熱処理温度が600、熱処理時間が30秒である。 【0084】

ゲート絶縁膜32としては、EOTが4nmの酸化ゲルマニウム膜を用いた。ゲート電 極34、ソース電極42およびドレイン電極44としてはアルミニウム膜を用いた。絶縁 膜40としては、酸化イットリウム膜40aおよび酸化シリコン膜40bを用いた。試作 したFETのゲート長Lは200μm、ゲート幅Wは90μmである。 【0085】

図19は、実施例5のゲート電圧V<sub>G</sub>に対するソース電流I<sub>S</sub>およびドレイン電流I<sub>D</sub> を示す図である。図19に示すように、室温において、ドレイン - ソース電圧V<sub>DS</sub>が0 .5Vおよび1Vのとき、オフ電流I<sub>OFF</sub>に対するオン電流I<sub>ON</sub>の比は約10<sup>5</sup>であ る。サブスレッシュホルド係数SSは74mV/decである。 【0086】

図20は、実施例5の面電子密度N<sub>S</sub>に対する電子移動度µ<sub>eff</sub>を示す図である。比較例は、水素ガス雰囲気における熱処理を行なっていない以外実施例5と同じ方法で作製した。線Siは、シリコンMOSFETにおける一般的な移動度を示す。図20に示すよ

10

20

30

うに、比較例は、SiMOSFETより移動度が低い。実施例5は、SiMOSFETに 比べ、N<sub>S</sub>が1×10<sup>12</sup> cm<sup>-2</sup>まで、移動度が高い。最大の移動度は、1412 cm <sup>2</sup> / V s である。これまで報告されているゲルマニウムMOSFETの中で、オンオフ比 が10<sup>5</sup>、サブスレッシュホルド係数が74mV / dec、電子移動度が1412 cm<sup>2</sup> / V s は、最も高い値である。

[0087]

実施例1から5においては、MOSFETを例に説明したが、MOSFET以外の半導体装置でもよい。

[0088]

実施例1から5においては、チャネル領域50のほとんど全てが低酸素濃度領域48に 含まれ、pn接合界面52のほとんど全てが高酸素濃度領域46に含まれる例を説明した が、チャネル領域50の一部は低酸素濃度領域48に含まれず、pn接合界面52の一部 は高酸素濃度領域46に含まれなくてもよい。例えば、チャネル領域50のpn接合界面 52側の一部は高酸素濃度領域46に含まれていてもよい。pn接合界面52のチャネル 領域50側の一部は低酸素濃度領域48に含まれていてもよい。チャネル領域50のうち オン電流の増加に寄与する領域は低酸素濃度領域48に含まれることが好ましい。pn接 合界面52のうちオフ電流の抑制に寄与する領域は高酸素濃度領域46に含まれることが 好ましい。

【 0 0 8 9 】

FETの構造として、ゲルマニウム層30にソース領域36およびドレイン領域38を 20 形成した単純な構造を例に説明したが、FETの構造は他の構造でもよい。例えば、LD D(Lightly Doped Drain)構造、またはFin-FET構造でもよい。また、GOI(G ermanium On Insulator)構造でもよい。

【 0 0 9 0 】

実施例3の製造方法FETを製造した場合、ゲルマニウム基板の表面近くのチャネル領 域における酸素濃度の検出は難しいが、ゲート絶縁膜32下における深さが1µm程度の 酸素濃度とほぼ同じと考えられる。また、図4のように、ゲート絶縁膜32下のゲルマニ ウム層において表面から1µmにおける酸素濃度が表面から5µmにおける酸素濃度より 低く、かつ1×10<sup>16</sup> cm<sup>-3</sup>より低くなる。

【0091】

以上、本発明の好ましい実施例について詳述したが、本発明は係る特定の実施例に限定 されるものではなく、特許請求の範囲に記載された本発明の要旨の範囲内において、種々 の変形・変更が可能である。

【符号の説明】

【0092】

| 1 | 0 | ゲルマニウム基板  |
|---|---|-----------|
| 1 | 2 | 酸化ゲルマニウム膜 |
| 1 | 4 | ゲート電極     |
| 1 | 6 | ソース領域     |
| 1 | 8 | ドレイン領域    |
| 2 | 0 | 酸素イオン注入領域 |
| 2 | 4 | 絶縁膜       |
| 2 | 6 | ソース電極     |
| 2 | 8 | ドレイン電極    |
| 3 | 0 | ゲルマニウム層   |
| 3 | 2 | ゲート絶縁膜    |
| 3 | 4 | ゲート電極     |
| 3 | 6 | ソース領域     |
| 3 | 8 | ドレイン領域    |
| 4 | 0 | 絶縁膜       |

40

| 4 | 2 | ソース電極   |
|---|---|---------|
| 4 | 4 | ドレイン電極  |
| 4 | 6 | 高酸素濃度領域 |
| 4 | 8 | 低酸素濃度領域 |
| 5 | 0 | チャネル領域  |
| 5 | 2 | 接合界面    |
| 5 | 4 | キャップ    |

5 6 開口



16

【図2】

10

-12

10

14 12

10

10

/ 18





0

1 V<sub>G</sub> [V]

2 3 (16)



【図5】

10-1

-2 -1









【図9】



【図10】









【図13】



【図14】



【図15】



36

48



(a)







【図17】

(a)









# 【図18】











フロントページの続き

審查官 市川 武宜

(56)参考文献 国際公開第2015/064338(WO,A1) 特許第5581464(JP,B2) 特開2010-103296(JP,A) 特開平09-306904(JP,A) 特開平03-042872(JP,A) 特開平03-042872(JP,A) 特開昭56-093367(JP,A) 特開2007-251163(JP,A) 特開2003-017579(JP,A)

(58)調査した分野(Int.CI., DB名)

H01L 21/336 H01L 29/78