## (19) **日本国特許庁(JP)**

## (12) 特許公報(B2)

(11) 特許番号

## 特許第6297575号

(P6297575)

(45) 発行日 平成30年3月20日 (2018.3.20)

(24) 登録日 平成30年3月2日 (2018.3.2)

| (51) Int.Cl. |                |           | FΙ   |        |     |
|--------------|----------------|-----------|------|--------|-----|
| нозк         | 5/134          | (2014.01) | НОЗК | 5/134  |     |
| G01R         | 31/28          | (2006.01) | GO1R | 31/28  | V   |
| нозк         | 1 <b>9/173</b> | (2006.01) | НОЗК | 19/173 | 130 |

請求項の数 17 (全 28 頁)

| (21) 出願番号     | 特願2015-532785 (P2015-532785) | (73)特許権者 | 着 503360115        |  |  |
|---------------|------------------------------|----------|--------------------|--|--|
| (86) (22) 出願日 | 平成26年7月29日 (2014.7.29)       |          | 国立研究開発法人科学技術振興機構   |  |  |
| (86) 国際出願番号   | PCT/JP2014/069976            |          | 埼玉県川口市本町四丁目1番8号    |  |  |
| (87) 国際公開番号   | W02015/025682                | (74) 代理人 | 100101454          |  |  |
| (87) 国際公開日    | 平成27年2月26日 (2015.2.26)       |          | 弁理士 山田 卓二          |  |  |
| 審査請求日         | 平成29年1月16日 (2017.1.16)       | (74)代理人  | 100081422          |  |  |
| (31) 優先権主張番号  | 特願2013-169965 (P2013-169965) |          | 弁理士 田中 光雄          |  |  |
| (32) 優先日      | 平成25年8月19日 (2013.8.19)       | (74)代理人  | 100125874          |  |  |
| (33) 優先権主張国   | 日本国(JP)                      |          | 弁理士 川端 純市          |  |  |
|               |                              | (72)発明者  | 小野寺 秀俊             |  |  |
|               |                              |          | 京都府京都市左京区吉田本町36番地1 |  |  |
|               |                              |          | 国立大学法人京都大学内        |  |  |
|               |                              | (72)発明者  | イスラム・エイケイエム・マーフズル  |  |  |
|               |                              |          | 京都府京都市左京区吉田本町36番地1 |  |  |
|               |                              |          | 国立大学法人京都大学内        |  |  |
|               |                              |          | 最終頁に続く             |  |  |

(54) 【発明の名称】再構成可能な遅延回路、並びにその遅延回路を用いた遅延モニタ回路、ばらつき補正回路、ばら つき測定方法及びばらつき補正方法

(57)【特許請求の範囲】

【請求項1】

集積回路内の信号伝搬時間の遅延を測定する遅延モニタ回路に含まれる再構成可能な遅 延回路であって、

入力信号を入力する入力ノードと、

出力信号を出力する出力ノードと、

前記入力信号に基づきオンしたときに電源電位を出力ノードに接続するプルアップ回路 と、前記入力信号に基づきオンしたときにグランド電位を前記出力ノードに接続するプル ダウン回路との直列回路を含む第1の反転回路と、

前記入力信号に基づきオンしたときに電源電位を出力ノードに接続するプルアップ回路 10 と、前記入力信号に基づきオンしたときにグランド電位を前記出力ノードに接続するプル ダウン回路との直列回路を含む第2の反転回路と、

前記電源電位と前記出力ノードの間において、前記第1の反転回路のプルアップ回路と 直列に接続された第1のパストランジスタと、

前記グランド電位と前記出力ノードの間において、前記第1の反転回路のプルダウン回路とに直列に接続された第2のパストランジスタと、

前記入力ノードと前記第2の反転回路のプルアップ回路の入力との間に直列に接続され た第3のパストランジスタと、

前記入力ノードと前記第2の反転回路のプルダウン回路の入力との間に直列に接続された第4のパストランジスタと、を備え、

前記第1ないし第4のパストランジスタのゲートに印加する制御信号の組み合わせによ り遅延特性が変更される、

ことを特徴とする遅延回路。

【請求項2】

前記第3のパストランジスタに並列に少なくとも第5のパストランジスタがさらに接続 され、前記第4のパストランジスタに並列に少なくとも第6のパストランジスタがさらに 接続された、ことを特徴とする請求項1記載の遅延回路。

【請求項3】

前記第2の反転回路のプルアップ回路と前記電源電位との間に接続された第7のパスト ランジスタと、

10

20

前記第2の反転回路のプルダウン回路と前記グランド電位との間に接続された第8のパ ストランジスタと、

をさらに備えたことを特徴とする請求項1または2記載の遅延回路。

【請求項4】

前記第2の反転回路のプルアップ回路の制御入力と前記電源電位との間に接続された第 7のパストランジスタと、

前記第2の反転回路のプルダウン回路の制御入力と前記グランド電位との間に接続された第8のパストランジスタと、

をさらに備えたことを特徴とする請求項1または2記載の遅延回路。

【請求項5】

前記制御信号の組み合わせは、

前記第1及び第2のパストランジスタをオンにし、前記第3及び第4のパストランジ スタをオフにするための制御信号の組み合わせと、

前記第1及び第4のパストランジスタをオンにし、前記第2及び第3のパストランジ スタをオフにするための制御信号の組み合わせと、

前記第2及び第3のパストランジスタをオンにし、前記第1及び第4のパストランジ スタをオフにするための制御信号の組み合わせと、を含む

ことを特徴とする請求項1ないし4のいずれかに記載の遅延回路。

【請求項6】

前記第1のパストランジスタは、前記電源電位と前記第1の反転回路のプルアップ回路 30 との間に直列に接続され、前記第2のパストランジスタは、前記グランド電位と前記第1 の反転回路のプルダウン回路との間に直列に接続されている、ことを特徴とする請求項1 ないし5のいずれかに記載の遅延回路。

【請求項7】

前記第1のパストランジスタは、前記第1の反転回路のプルアップ回路と前記出力ノードとの間に直列に接続され、前記第2のパストランジスタは、前記出力ノードと前記第1 の反転回路のプルダウン回路との間に直列に接続されている、ことを特徴とする請求項1 ないし5のいずれかに記載の遅延回路。

【請求項8】

前記プルアップ回路及び前記第3のパストランジスタはpMOSトランジスタで構成され、 <sup>40</sup> 前記プルダウン回路及び前記第4のパストランジスタはnMOSトランジスタで構成されたこ とを特徴とする請求項1ないし7のいずれかに記載の遅延回路。

【請求項9】

集積回路内の信号伝搬時間の遅延を測定する回路であって、

請求項1ないし8のいずれかに記載の遅延回路を複数段直列に接続した回路を含む、ことを特徴とする遅延モニタ回路。

【請求項10】

最終段の遅延回路の出力が第1段目の遅延回路の入力に帰還される、ことを特徴とする 請求項9記載の遅延モニタ回路。

【請求項11】

集積回路における回路素子の特性のばらつきを補正するばらつき補正回路であって、 請求項9または10に記載の遅延モニタ回路と、

前記遅延モニタ回路で測定された信号伝搬遅延に基づき前記回路素子の特性のばらつき を補正する補正回路と

を備えた、ばらつき補正回路。

【請求項12】

前記回路素子はトランジスタであって、前記補正回路は、前記測定された信号伝搬遅延 に基づき前記トランジスタの基板電圧を変化させることにより、前記トランジスタの特性 を補正する、請求項11記載のばらつき補正回路。

【請求項13】

10

遅延モニタ回路を用いた、集積回路内の回路素子の特性のばらつき測定方法であって、 前記遅延モニタ回路は請求項1ないし8のいずれかに記載の遅延回路を複数段直列に接 続した回路を含み、

前記測定方法は、

特定の段の遅延回路の構成と、その特定の段以外の段の遅延回路の構成とが異なるように各段において制御信号を設定し、前記パストランジスタに印加する第1のステップと

前記制御信号を印加した状態で、前記遅延モニタ回路の出力を測定する第2のステッ プと、

前記特定の段を順次変更しながら前記第1のステップと第2のステップとを繰り返す <sup>20</sup> 第3のステップと、

前記第3のステップにより得られた測定結果に基づき、前記集積回路が形成されるチップ内の回路素子の特性のばらつきを測定する第4のステップと、を含む、

測定方法。

【請求項14】

遅延モニタ回路を用いた、集積回路が形成される半導体チップ間の回路素子の特性のば らつき測定方法であって、

前記遅延モニタ回路は請求項1ないし8のいずれかに記載の遅延回路を複数段直列に接続した回路を含み、

前記測定方法は、

30

全ての段の遅延回路の構成が同じになるように各段において制御信号を設定し、前記 パストランジスタに印加する第1のステップと、

前記制御信号を印加した状態で、前記遅延モニタ回路の出力を測定する第2のステッ プと、

前記第2のステップにより得られた測定結果に基づき、前記集積回路が形成されるチップ間の回路素子の特性のばらつきを測定する第3のステップと、を含む、 測定方法。

【請求項15】

遅延モニタ回路を用いた、集積回路内の回路素子の特性のばらつき測定方法であって、 前記遅延モニタ回路は請求項2に記載の遅延回路を複数段直列に接続した回路を含み、 前記測定方法は、

40

特定の段の遅延回路の構成と、その特定の段以外の段の遅延回路の構成とが異なるように各段において制御信号を設定し、前記パストランジスタに印加する第1のステップと

前記制御信号を印加した状態で、前記遅延モニタ回路の出力を測定する第2のステップと、

前記特定の段を順次変更しながら前記第1のステップと第2のステップとを繰り返す 第3のステップと、

前記第3のステップにより得られた測定結果に基づき、前記集積回路が形成されるチップ内の回路素子の特性のばらつきを測定する第4のステップと、を含み、

前記第2のステップは、

前記特定の段について、前記第3のパストランジスタをオンし、前記第5のパストランジスタをオフして前記遅延モニタ回路の出力を測定する第5のステップと、

前記特定の段において、前記第3のパストランジスタをオフし、前記第5のパストランジスタをオンして前記遅延モニタ回路の出力を測定する第6のステップと、

## 前記第5のステップの測定結果と前記第6のステップの測定結果の差分を計算する第 7のステップと、を含む、

測定方法。

【請求項16】

遅延モニタ回路を用いた、集積回路内の回路素子の特性のばらつき測定方法であって、 <sup>10</sup> 前記遅延モニタ回路は請求項2に記載の遅延回路を複数段直列に接続した回路を含み、 前記測定方法は、

特定の段の遅延回路の構成と、その特定の段以外の段の遅延回路の構成とが異なるように各段において制御信号を設定し、前記パストランジスタに印加する第1のステップと

前記制御信号を印加した状態で、前記遅延モニタ回路の出力を測定する第2のステッ プと、

前記特定の段を順次変更しながら前記第1のステップと第2のステップとを繰り返す 第3のステップと、

前記第3のステップにより得られた測定結果に基づき、前記集積回路が形成されるチ <sup>20</sup> ップ内の回路素子の特性のばらつきを測定する第4のステップと、を含み、

前記第2のステップは、

前記特定の段について、前記第4のパストランジスタをオンし、前記第6のパストランジスタをオフして前記遅延モニタ回路の出力を測定する第5のステップと、

前記特定の段において、前記第4のパストランジスタをオフし、前記第6のパストラ ンジスタをオンして前記遅延モニタ回路の出力を測定する第6のステップと、

前記第5のステップの測定結果と前記第6のステップの測定結果の差分を計算するス テップと、を含む、

測定方法。

【請求項17】

30

請求項13ないし16のいずれかに記載の測定方法を用いて集積回路内の回路素子の特 性のばらつきを測定するステップと、

前記測定したばらつきに基づき前記回路素子の特性を補正するステップとを備えた ばらつき補正方法。

【発明の詳細な説明】

【技術分野】

[0001]

本発明は、集積回路が動作する際の信号伝搬時間をチップ上で測定する遅延モニタ回路 及びそれに用いることができる再構成可能な遅延回路に関する。また、本発明は、集積回 路におけるトランジスタのばらつきを測定、補正する回路及び方法に関する。

【背景技術】

[0002]

集積回路の微細化に伴い、トランジスタの特性ばらつきが拡大している。特性ばらつき は、チップ内のトランジスタ特性が一様に変動するチップ間ばらつき成分と、各トランジ スタの特性が独立に変動するチップ内ばらつき成分に大別される。トランジスタ特性のば らつきにより、集積回路内の信号伝搬時間がばらつく。なるべく少ない消費エネルギーで 集積回路を動作させるために、トランジスタの特性ばらつきに応じてクロック周波数や電 源電圧を適切な値に調節したり、トランジスタの基板に加える電圧を調節したりして、特 性ばらつき量を補正する方法が用いられる。これらの調節を行うためには、nMOSトランジ スタ特性とpMOSトランジスタ特性のばらつき量を評価することが必要であり、そのために

50

遅延回路を多段に接続した遅延モニタ回路が用いられる(特許文献1等、非特許文献1等 参照)。

【 0 0 0 3 】

図18に、非特許文献1に開示された、遅延モニタ回路に用いられる従来の遅延回路の 例を示す。図18(a)に示す遅延回路は、通常の反転論理ゲート(インバータ)であり 、その遅延特性はnMOSトランジスタとpMOSトランジスタの双方の特性で決まる。図18( b)に示す遅延回路は、nMOSトランジスタのゲートにnMOSパストランジスタを挿入した構 造で、その遅延特性はnMOSトランジスタの特性が強く影響する。図18(c)に示す遅延 回路は、pMOSトランジスタのゲートにpMOSパストランジスタを挿入した構造で、その遅延 特性はpMOSトランジスタの特性が強く影響する。

【0004】

トランジスタの特性のばらつきの要因として、閾値電圧とチャネル長がある。ここで、 図18(a)~(c)に示す遅延回路について、チャネル長変動量 Lを0とした場合の、 nMOSトランジスタの閾値電圧の変動量 Vthnと、pMOSトランジスタの閾値電圧の変動量 Vthpに対する遅延時間の変動量を求めると、図19に示すような特性となる。図19にお いて、実線A、B、Cは、図18(a)、(b)、(c)に示す遅延回路それぞれに対す る特性を示している。図18(a)の遅延回路については、 Vthnと Vthpが同程度に遅 延時間に影響している。図18(b)の遅延回路については、主に Vthnが遅延時間に影 響している。図18(c)の遅延回路については主に Vthpが遅延時間に影響している。 【0005】

20

10

遅延モニタ回路は、これらの遅延回路を、論理が反転しない段数だけ直列に接続して構成されるリング発振回路で構成される。この回路の発振周波数は、各遅延回路の遅延時間により定まる。

【 0 0 0 6 】

全ての遅延回路を図18(a)~(c)に示す回路のいずれかのみで構成した遅延モニ タ回路の発振周波数を決める要因は、それぞれ、 Lと Vthnと Vthp、 Lと Vthn、 Lと Vthp と近似できる。 L、 Vthn、 Vthpのチップ内ばらつき成分はランダムに発 生する。そのため、多数段の同一種類の遅延回路を通過することによる信号伝搬遅延時間 には、チップ内ばらつきの影響は相殺されて表れず、すべての遅延回路に共通に発生する チップ間ばらつきの影響が表れる。従って、全ての遅延回路を図18(a)~(c)に示 す回路のいずれかのみで構成した3種類の遅延モニタ回路の発振周波数より、nMOSトラン ジスタの閾値電圧変動量、pMOSトランジスタの閾値電圧変動量両トランジスタのチャネル 長変動量のチップ間ばらつき量を逆算することができる。

[0007]

チップ内ばらつきは、ランダムに発生する現象であるから、統計的に有意となる数の遅 延モニタ回路を用意し、それらの発振周波数のばらつき量より、チップ内ばらつき量を逆 算することができる。推定するばらつき量の精度をあげるためには、多数の遅延モニタ回 路を用意することが必要となり、遅延モニタ回路に割り当てるチップ面積が増加する。 【先行技術文献】 30

【特許文献】 【0008】 【特許文献1】特開2001-44369号公報 【特許文献2】国際公開WO99/12263 【非特許文献】

[0009]

【非特許文献1】Islam A.K.M. Mahfuzul, Akira Tsuchiya, Kazutoshi Kobayashi, Hide toshi Onodera, "Variation-sensitive Monitor Circuits for Estimation of Global Pr ocess Parameter Variation," IEEE Trans. Semiconductor Manufacturing, vol 25, no 4, pp. 571-580, 2012/12.

【非特許文献 2】Shuichi Fujimoto, Takashi Matsumoto and Hidetoshi Onodera, "Inh 50

<sup>40</sup> 

omogeneous Ring Oscillator for WID Variability and RTN Characterization, "Proc. 25th IEEE International Conference on Microelectronic Test Structures, pp. 25-3 0. 2012/03.

【発明の概要】

【発明が解決しようとする課題】

[0010]

上記のように、従来の遅延回路を用いて遅延モニタを構成した場合、トラジスタ特性に ばらつきを与える要因のチップ間ばらつき量を推定するためには、少なくとも要因の数以 上の異なった遅延特性を持つ遅延モニタ回路が必要であった。更に、チップ内ばらつき量 の統計量を推定するためには、多数の遅延モニタ回路が必要となった。

【 0 0 1 1 】

すなわち、従来の遅延回路を用いた遅延モニタ回路によりトランジスタのチップ間ばら つきやチップ内ばらつきを評価するためには、多数個の遅延モニタ回路が必要となる。必 要とされる遅延モニタ回路の数に応じてチップ面積は増大するため、チップの製造コスト が増加するという問題があった。

[0012]

本発明は、上記の課題を解決するためになされたものであり、その目的とするところは 、集積回路が動作する際の信号伝搬時間をチップ上で測定する遅延モニタ回路に用いられ る遅延回路であって、遅延モニタ回路に関するチップ面積の増大を抑制し、製造コストの 低減を実現可能な遅延回路を提供することにある。

20

30

40

10

【課題を解決するための手段】

【0013】

本発明の第1の態様において、集積回路内の信号伝搬時間の遅延を測定する遅延モニタ 回路に含まれる再構成可能な遅延回路が提供される。遅延回路は、入力信号を入力する入 カノードと、出力信号を出力する出力ノードと、第1の反転回路と、第2の反転回路とを 含む。第1の反転回路は、入力信号に基づきオンしたときに電源電位を出力ノードに接続 するプルアップ回路と、入力信号に基づきオンしたときにグランド電位を出力ノードに接続 するプルダウン回路との直列回路を含む。第2の反転回路は、入力信号に基づきオンし たときに電源電位を出力ノードに接続するプルアップ回路と、入力信号に基づきオンした ときにグランド電位を出力ノードに接続するプルダウン回路との直列回路を含む。遅延回 路は、さらに、電源電位と出力ノードの間において、第1の反転回路のプルアップ回路と 直列に接続された第1のパストランジスタと、グランド電位と出力ノードの間において、 第1の反転回路のプルダウン回路と直列に接続された第2のパストランジスタと、入力ノ ードと第2の反転回路のプルアップ回路の入力との間に直列に接続さ れた第4のパストランジスタとを備える。遅延回路の遅延特性は、第1ないし第4のパス トランジスタのゲートに印加する制御信号の組み合わせにより変更される。

【0014】

上記の構成により、1つの遅延回路により、種々の遅延特性を有する回路構成を実現で きる。例えば、プルアップ回路及び第3のパストランジスタをpMOSトランジスタで構成し 、プルダウン回路及び第4のパストランジスタをnMOSトランジスタで構成することで、1 )通常の反転論理ゲート(インバータ)の遅延特性を持つ回路、2)nMOSトランジスタの 特性が強く影響される遅延特性を持つ回路、3)pMOSトランジスタの特性が強く影響され る遅延特性を持つ回路を1つの遅延回路により実現できる。

[0015]

本発明の第2の態様において、集積回路内の信号伝搬時間の遅延を測定する遅延モニタ 回路が提供される。遅延モニタ回路は上記の遅延回路を複数段直列に接続した回路を含む 。このような遅延モニタ回路によれば、1つの遅延モニタ回路で種々の遅延特性の測定が 可能となるため、遅延モニタ回路を多数設ける必要がなくなる。このため、チップ面積の 増大を抑制でき、製造コストを低減できる。 [0016]

本発明の第3の態様において、上記の遅延モニタ回路を用いた、集積回路内(半導体チップ内)の回路素子の特性のばらつき測定方法が提供される。ばらつき測定方法は、特定の段の遅延回路の構成と、その特定の段以外の段の遅延回路の構成とが異なるように各段において制御信号を設定し、パストランジスタに印加する第1のステップと、制御信号を印加した状態で、遅延モニタ回路の出力を測定する第2のステップと、特定の段を順次変更しながら第1のステップと第2のステップとを繰り返す第3のステップと、第3のステップにより得られた測定結果に基づき、集積回路が形成されるチップ内の回路素子の特性のばらつきを測定する第4のステップと、を含む。上記のばらつき測定方法により、半導体チップ内でのトランジスタのばらつきを評価することが可能となる。

(7)

【0017】

本発明の第4の態様において、遅延モニタ回路を用いた、集積回路が形成される半導体 チップ間の回路素子の特性のばらつき測定方法が提供される。ばらつき測定方法は、全て の段の遅延回路の構成が同じになるように各段において制御信号を設定し、パストランジ スタに印加する第1のステップと、それらの制御信号を印加した状態で、遅延モニタ回路 の出力を測定する第2のステップと、第2のステップにより得られた測定結果に基づき、 集積回路が形成されるチップ間の回路素子の特性のばらつきを測定する第3のステップと 、を含む。上記のばらつき測定方法により、半導体チップ間でのトランジスタのばらつき を評価することが可能となる。

【0018】

また、遅延モニタ回路は、第3のパストランジスタに並列に少なくとも第5のパストラ ンジスタがさらに接続され、第4のパストランジスタに並列に少なくとも第6のパストラ ンジスタがさらに接続されてもよい。この構成により、第3ないし第4のパストランジス タに対して、トランジスタ単位でばらつきの評価が可能となる。このような遅延モニタ回 路に対しては、本発明の第5、第6の態様のばらつき測定方法が提供される。 【0019】

第5の態様のばらつき測定方法は、特定の段の遅延回路の構成と、その特定の段以外の 段の遅延回路の構成とが異なるように各段において制御信号を設定し、パストランジスタ に印加する第1のステップと、それらの制御信号を印加した状態で、遅延モニタ回路の出 力を測定する第2のステップと、特定の段を順次変更しながら第1のステップと第2のス テップとを繰り返す第3のステップと、第3のステップにより得られた測定結果に基づき 、集積回路が形成されるチップ内の回路素子の特性のばらつきを測定する第4のステップ と、を含む。第2のステップは、特定の段について、第3のパストランジスタをオンし、 第5のパストランジスタをオフして遅延モニタ回路の出力を測定する第5のステップと、 特定の段において、第3のパストランジスタをオフし、第5のパストランジスタをオンし て遅延モニタ回路の出力を測定する第6のステップと、第5のステップの測定結果と第6 のステップの測定結果の差分を計算するステップと、を含む。上記のばらつき測定方法に より、半導体チップ内でのトランジスタのばらつきを、トランジスタ単位で評価すること が可能となる。

[0020]

第6の態様のばらつき測定方法は、特定の段の遅延回路の構成と、その特定の段以外の 段の遅延回路の構成とが異なるように各段において制御信号を設定し、各パストランジス タに印加する第1のステップと、それらの制御信号を印加した状態で、遅延モニタ回路の 出力を測定する第2のステップと、特定の段を順次変更しながら第1のステップと第2の ステップとを繰り返す第3のステップと、第3のステップにより得られた測定結果に基づ き、集積回路が形成されるチップ内の回路素子の特性のばらつきを測定する第4のステッ プと、を含む。第2のステップは、特定の段について、第4のパストランジスタをオンし 、第6のパストランジスタをオフして遅延モニタ回路の出力を測定する第5のステップと 、特定の段において、第4のパストランジスタをオフし、第6のパストランジスタをオン して遅延モニタ回路の出力を測定する第6のステップと、第5のステップの測定結果と第 10

20

30

6のステップの測定結果の差分を計算するステップと、を含む。上記のばらつき測定方法 により、半導体チップ内でのトランジスタのばらつきを、トランジスタ単位で評価するこ とが可能となる。

[0021]

本発明の第7の態様において、集積回路における回路素子の特性のばらつきを補正する ばらつき補正回路が提供される。ばらつき補正回路は、第2の態様の遅延モニタ回路と、 遅延モニタ回路で測定された信号伝搬遅延に基づき回路素子の特性のばらつきを補正する 補正回路とを備える。

[0022]

10 本発明の第8の態様において、第4~第6のばらつき測定方法を用いて集積回路内の回 路素子の特性のばらつきを測定するステップと、測定したばらつきに基づき回路素子の特 性を補正するステップと、を備えたばらつき補正方法が提供される。

【発明の効果】

[0023]

本発明の遅延回路はその遅延特性を様々に変化させることができる。このため、測定し たい遅延特性に応じて複数の遅延モニタ回路を用意する必要がなく、単一の遅延モニタ回 路を用いてトランジスタばらつきの評価を行うことができる。その結果、チップ面積の増 大を抑制し、製造コストの低減を実現できる。

【図面の簡単な説明】

[0024]

- 【図1】本発明に係る遅延モニタ回路の一実施例の構成を示す図
- 【図2】本発明の実施の形態1における、遅延モニタ回路を構成する遅延回路の構成を示 す図
- 【図3】実施の形態1の遅延回路のより具体的な構成を示す図

【図4】実施の形態1の遅延回路において、(a)信号C1, C2, C3, C4の論理値が(0, 1,

1, 0)である場合の等価回路を示す図、(b)信号C1, C2, C3, C4の論理値が(0, 0, 1,

1)である場合の等価回路を示す図、(c)信号C1、C2、C3、C4の論理値が(1、1、0、0)

である場合の等価回路を示す図

【図5】本発明の実施の形態2の遅延回路の構成を示す図

【図6】実施の形態2の遅延回路のレイアウト図

【図7】本発明の実施の形態3の遅延回路の構成を示す図

【図8】本発明の各実施形態の遅延モニタ回路に対してばらつきを測定する装置を説明し た図

【図9】チップ内のトランジスタ特性のばらつき測定結果を用いてばらつきを自動補正す るための回路構成を示す図(実施形態5)

【図10】比較回路の動作を説明した図

【図11】比較回路の回路構成の一例を説明した図

【図12】パルス発生器から出力されるパルス信号を説明した図

【図13】本発明の実施の形態6における遅延回路の構成を示す図

【図14】実施の形態6の遅延回路において、(a)標準的なインバータに再構成された 場合の等価回路を示す図、(b)nMOSトランジスタに敏感な構成に再構成された場合の等 価回路を示す図、(c)pMOSトランジスタに敏感な構成に再構成された場合の等価回路を 示す図

- 【図15】実施の形態6の遅延回路の変形例の構成を示す図
- 【図16】実施の形態6の遅延回路の別の変形例の構成を示す図

【図17】実施の形態6の遅延回路のさらに別の変形例の構成を示す図

【図18】nMOSトランジスタとpMOSトランジスタが遅延特性に影響する従来の遅延回路の 例を示す図

【図19】図18に示す遅延回路においてnMOSトランジスタ閾値電圧変動量 VthnとpMOS トランジスタ閾値変動量 Vthpが遅延時間に及ぼす影響を説明するための図

30

20

【発明を実施するための形態】

[0025]

以下、添付の図面を参照して、本発明に係る遅延モニタ回路及びそれに用いる遅延回路 の実施の形態を説明する。

【 0 0 2 6 】

(実施の形態1)

- 1.構成
  - 1.1 遅延モニタ回路

以下に説明する遅延モニタ回路は、チップ間またはチップ内のトランジスタの特性(閾 値電圧等)のばらつきを検出するため、チップ上の信号伝搬の遅延時間を測定する回路で <sup>10</sup> ある。

【0027】

図1(a)に、遅延モニタ回路の構成を示す。同図に示すように、遅延モニタ回路10 0は遅延回路10を複数段直列に接続して構成されるリング発振回路である。ここで、遅 延回路10は、入力信号を反転させて出力するインバータ回路である。特に、本実施形態 の遅延回路10は、その構成が変更できる再構成可能に構成されている。再構成可能な遅 延回路10の詳細については後述する。遅延モニタ回路100は、初段にNANDゲート50 を有し、Enable信号により発振をオン・オフできるようになっている。遅延モニタ回路1 00の各遅延回路10の構成は、シフトレジスタ53からの制御信号により変更される。 シフトレジスタ53からの制御信号はデコーダ55によりデコードされて各段の遅延回路 10に与えられる。これにより、各段の遅延回路10の構成が設定される。シフタレジス タ53の値は、シリアルデータとクロック信号で設定される。このようなシリアルインタ フェースを持つことにより、テスト用のスキャンインタフェースと統合できる。遅延モニ タ回路100の出力の周波数(発振周波数)は、チップ上又はチップ外に設けられたカウ ンタ57で測定される。

【0028】

[0029]

なお、本実施形態では、遅延モニタ回路をリング発振回路で構成し、チップ上の信号伝 搬の遅延時間を周波数として測定した。しかしながら、遅延モニタ回路の構成は、これに 限られず、図1(b)に示すような、単に遅延回路を直列に複数段接続した遅延信号を生 成する回路であってもよい。この場合、遅延モニタ回路の出力から直接遅延時間を測定す ることができる。

30

20

1.2 遅延回路

図2に、再構成可能な遅延回路10の構成を示す。遅延回路10は、プルアップ回路2 とプルダウン回路3の直列回路を含む第1の反転論理ゲートと、プルアップ回路4とプル ダウン回路5の直列回路を含む第2の反転論理ゲートとを含む。第1の反転論理ゲートの プルアップ回路2に対しては、電源電位との間にpMOSパストランジスタ6が直列に接続さ れる。第1の反転論理ゲートのプルダウン回路3に対しては、グランドとの間にnMOSパス トランジスタ7が直列に接続される。第2の反転論理ゲートのプルアップ回路4とプルダ ウン回路5それぞれの信号入力経路において、pMOSパストランジスタ8とnMOSパストラン ジスタ9とが直列に挿入されている。すなわち、遅延回路10の入力ノードと、第2の反 転論理ゲートのプルアップ回路4とプルダウン回路5それぞれの制御入力との間に、pMOS パストランジスタ8とnMOSパストランジスタ9とが直列に挿入されている。各パストラン ジスタ(パスゲート)6~9のゲートに印加する制御信号(C1~C4)の論理値を変更 することにより、遅延回路10の異なった遅延特性が実現できる。

【0030】

このように、本実施形態の遅延回路10は、プルアップ回路を2種類とプルダウン回路 を2種類備えており、パストランジスタ6~9によりそれらの動作を制御することができ る。第1の反転論理ゲートに直列に挿入したパストランジスタ6、7により、第1の反転 論理ゲートのプルアップ回路2とプルダウン回路3の動作の有無を独立に制御可能である

。また、第2の反転論理ゲートの各入力に直列に挿入されたパストランジスタ8、9によ り、第2の反転論理ゲートへの信号伝達の有無を制御することができる。なお、信号伝達 はパストランジスタ8、9を経て行われるため、伝達される信号の強度は閾値電圧分だけ 減少する。

【0031】

このような回路構成においては、プルアップ回路として、第1の反転論理ゲートのプル アップ回路2と、pMOSパストランジスタ8を経由して入力信号が与えられる第2の反転論 理ゲートのプルアップ回路4のいずれかを用いることができる。また、プルダウン回路と して、第1の反転論理ゲートのプルダウン回路3と、nMOSパストランジスタ9を経由して 入力信号が与えられる第2の反転論理ゲートのプルダウン回路5のいずれかを用いること ができる。

[0032]

上記回路によれば、パストランジスタ6~9への制御信号C1~C4の論理値を変更することにより、合計4通りの異なった遅延特性を実現することができる。この遅延回路をM段 直列に接続して遅延モニタ回路を構成すると、4<sup>M</sup>通りの異なった遅延経路の伝搬遅延時 間を測定することが可能になる。

【0033】

図3は、図2に示す遅延回路のより具体的な構成の例を示した図である。図3は、プル アップ回路およびプルダウン回路の最も簡単な構成を示しており、プルアップ回路2、4 およびプルダウン回路3、5をそれぞれ1つのpMOSトランジスタおよび1つのnMOSトラン ジスタで構成している。各パストランジスタ6~9のゲート電位C1, C2,C3, C4をそれぞ れ、電源電位(論理値「1」に対応)もしくはグランド電位(論理値「0」に対応)させるこ とにより、各パストランジスタ6~9の導通/非導通を制御することができる。

20

10

【0034】

下記表1に、パストランジスタ6~9のゲートに印加する制御信号C1, C2, C3, C4の組 み合わせと、その組み合わせにより構成される遅延回路10の特性を示す。 【表1】

| C 1 | C 2 | C 3 | C 4 | 遅延モード          |
|-----|-----|-----|-----|----------------|
| 0   | 1   | 1   | 0   | 標準インバータ        |
| 0   | 0   | 1   | 1   | nMOSトランジスタに敏感  |
| 1   | 1   | 0   | 0   | pMOSトランジスタに敏感  |
| 1   | 0   | 0   | 1   | pMOSトランジスタと    |
|     |     |     |     | nMOSトランジスタとに敏感 |

30

【 0 0 3 5 】

図4に、各パストランジスタ6~9のゲートに印加する信号値C1, C2, C3, C4の組み合わせにより構成が変化する、図3に示す遅延回路10aの等価回路を示す。

【0036】

図4(a)は、制御信号C1, C2, C3, C4の論理値の組み合わせが、(0, 1, 1, 0)である 40 場合の遅延回路10aの等価的な回路を示す。第2の反転論理ゲートには入力が加わらず 、第1の反転論理ゲートのトランジスタ2a(プルアップ回路)及びトランジスタ3a( プルダウン回路)が動作する。この回路構成は、図18(a)に示す回路と類似の遅延特 性を示し、標準的なインバータ回路の構成となる。

【 0 0 3 7 】

図4(b)は、制御信号C1,C2,C3,C4の論理値の組み合わせが(0,0,1,1)である場合の遅延回路10aの等価回路を示す。第1の反転論理ゲートのトランジスタ2a(プルアップ回路)と、nMOSパストランジスタ9を経由した第2の反転論理ゲートのトランジスタ5a(プルダウン回路)が動作する。この回路構成は、図18(b)に示す回路と類似の遅延特性を示し、nMOSトランジスタの閾値変動に敏感(以下単に「nMOSトランジスタに

(10)

敏感」ともいう)な回路構成となる。

[0038]

図4(c)は、制御信号C1, C2, C3, C4の論理値の組み合わせが(1, 1, 0, 0)である場 合の遅延回路10aの等価回路を示す。第1の反転論理ゲートのトランジスタ3a(プル ダウン回路)と、pMOSパストランジスタ8を経由した第2の反転論理ゲートのトランジス タ4a(プルアップ回路)が動作する。この回路構成は、図18(c)に示す回路と類似 の遅延特性を示し、pMOSトランジスタの閾値変動に敏感(以下単に「pMOSトランジスタに 敏感」ともいう)な回路構成となる。

(11)

[0039]

10 以上の通り、遅延回路10によれば、パストランジスタ6~9に与える制御信号の論理 値の組み合わせを変更することにより、複数の遅延特性を実現することができる。

[0040]

2.ばらつきの評価

上記の構成を有する遅延モニタ回路100を用いたばらつきの評価について以下に説明 する。

[0041]

2.1 チップ間ばらつき

チップ間ばらつきの評価においては、遅延モニタ回路100において、全ての段の遅延 回路10を同じ構成に制御する。ここで、チップ内ばらつき量を考慮して遅延モニタ回路 100の段数を決定する必要がある。

[0042]

nMOSトランジスタのばらつきを評価する際、全ての段の遅延回路10を、図4(b)に 示すようなnMOSトランジスタに敏感な構成に設定し、遅延モニタ回路100の発振周波数 を測定する。すなわち、パストランジスタ8がオフされ、パストランジスタ9がオンに制 御されて、すべての段の遅延回路10が同じ構成となっている。

[0043]

同様に、pMOSトランジスタのばらつき評価する際は、すべての段の遅延回路10を、図 4 ( c ) に示すようなpMOSトランジスタに敏感な構成に設定する。

[0044]

また、標準インバータからなる回路の特性を評価する際は、すべての段の遅延回路10 を、図4(a)に示すような標準インバータとなるように構成する。

[0045]

このように、3種類の異なった遅延特性を評価でき、非特許文献1の方法を用いて、測 定値から、プロセスパラメータの変動量に推定できる。例えば,ばらつき要因としてnMOS トランジスタとpMOSトランジスタの閾値電圧だけを仮定した場合,式(1)と式(2)の1次近 似が成り立つ。

 $f_n = k_{n,n} V_{thn} + k_{n,p} V_{thp}$ (1)  $f_p = k_{p,n} V_{thn} + k_{p,p} V_{thp}$ (2) [0046]

40 ここで, f<sub>n</sub>と f<sub>b</sub>は、nMOSトランジスタに敏感な構成とpMOSトランジスタに敏感な 構成における周波数の測定値と予測値の差である。k<sub>n\_n</sub>とk<sub>n\_p</sub>は,nMOSトランジスタとpM OSトランジスタに対する、nMOSトランジスタに敏感な構成における周波数の感度である. k<sub>p,n</sub>とk<sub>p,p</sub>はpMOSトランジスタに敏感な構成における周波数の感度である。 V<sub>thn</sub>と V<sub>thp</sub>はそれぞれnMOSトランジスタとpMOSトランジスタの閾値電圧の変動量である。感度 はシミュレーションにより求めることができ、閾値電圧の変動量 V<sub>thn</sub>、 V<sub>thn</sub>は、測 定した周波数の変動量より推定できる。

[0047]

2.2 チップ内ばらつき

チップ内ばらつきを評価するために,従来は同じ回路種類をチップ上に多数搭載し,各 インスタンスの特性から統計的にばらつきを評価していた。本実施形態の遅延モニタ回路 50

100によれば、ある段の遅延回路の遅延特性を、他の段と異ならせることにより、その 段の遅延を測定可能にする。このように、ある特定の段を、他の回路と異なった構成にす ることによりチップ内ばらつきを1つの回路で評価できる。

[0048]

まず,ある特定の段(対象段)以外のすべての段の遅延を標準インバータ(図4(a) に示す構成)と同じに設定し、特定の段の遅延をより大きな値に設定する。このため、特 定の段(対象段)以外のすべての段の構成を標準インバータ(図4(a))の構成に設定 し、特定の段の構成を、図4(b)または図4(c)に示す構成に設定する。そして、特 定の段を順次変更(走査)しながら,遅延モニタ回路100の出力信号の発振周波数を測 定することで、nMOSトランジスタまたはpMOSトランジスタのばらつきを評価することがで きる。対象段の遅延回路10をnMOSトランジスタに敏感またはpMOSトランジスタに敏感と なるように設定することにより、nMOSトランジスタとpMOFETのばらつきをそれぞれ独立に 評価する。

[0049]

次に、一例として、nMOSトランジスタのばらつきの推定に関して説明する.この場合、 ある特定の段のインバータは、図4(b)に示すような回路構成に構成し、それ以外の段 のインバータは図4(a)に示すような標準インバータの回路構成に構成する。このとき 、測定される周波数f。₁は、パストランジスタ9とそれにゲートが接続されるnMOSトラン ジスタ5aそれぞれの閾値電圧の感度係数等を用いて次式で表すことができる。

 $f_{n, 1} = f_{n, 10} + k_{n, 1} V_{thn, 1} + k_{n, 2} V_{thn, 2} +$ (3) [0050]

ここで,f<sub>n.10</sub>はばらつきがないときのシミュレーションにおける予測値であり、 1t 特定の段以外のすべての段における変動量の総和である。

段数が充分多い場合,各段のランダムばらつきは平均化され, を一定だと仮定すること ができる。k<sub>n1</sub>とk<sub>n2</sub>は各nMOSトランジスタ9、5aの閾値電圧の変動に対する周波数の 感度である。 V<sub>thn.1</sub>と V<sub>thn.2</sub>はnMOSトランジスタ9、5aの閾値電圧のばらつき量を 表す。

[0051]

各インバータ段に対して式(3)が得られ,よって、N段数分の測定値が得られる。従っ て,k<sub>n.1</sub>=k<sub>n.2</sub>と、また、 V<sub>thn.1</sub>と V<sub>thn.2</sub>の分散が等しいと仮定して統計的に処理す ることで、nMOSトランジスタの閾値Vthnのばつき を取得できる。

 $f_n = k_n V_{thn}$ (4)

[0052]

pMOSトランジスタの閾値電圧のばらつきも同様に推定する。

[0053]

3.まとめ

以上のように、本実施形態の遅延回路10は再構成可能な遅延回路であって、入力信号 を入力する入力ノードと、出力信号を出力する出力ノードと、第1の反転回路と、第2の 反転回路とを備える。第1の反転回路は、入力信号に基づきオンしたときに電源電位を出 カノードに接続するプルアップ回路2と、入力信号に基づきオンしたときにグランド電位 を出力ノードに接続するプルダウン回路3との直列回路を含む。第2の反転回路は、入力 信号に基づきオンしたときに電源電位を出力ノードに接続するプルアップ回路4と、入力 信号に基づきオンしたときにグランド電位を出力ノードに接続するプルダウン回路5との 直列回路を含む。さらに、遅延回路10は、第1の反転回路のプルアップ回路2と電源電 位との間に直列に接続されたパストランジスタ6と、第1の反転回路のプルダウン回路3 とグランド電位との間に直列に接続されたパストランジスタ7を備える。さらに、遅延回 路10は、入力ノードと第2の反転回路のプルアップ回路4の入力との間に直列に接続さ れたパストランジスタ8と、入力ノードと第2の反転回路のプルダウン回路5の入力との 間に直列に接続されたパストランジスタ9と、を備える。パストランジスタ6~9のゲー トに印加する制御信号C1~C4の組み合わせにより、遅延回路10の遅延特性が変更さ 50

10



れる。

【 0 0 5 4 】

また、本実施形態の遅延モニタ回路100は、集積回路内の信号伝搬時間の遅延を測定 する回路であって、上記の構成を有する再構成可能な遅延回路10を複数段直列に接続し た回路を含む。

【 0 0 5 5 】

遅延回路10が上記の構成を有することで、遅延回路10を、pMOSトランジスタに敏感 な構成やnMOSトランジスタに敏感な構成等、種々の構成に設定することができる。このた め、遅延回路10を測定目的に応じて適宜構成することで、1つの遅延モニタ回路により 、複数種類の測定が実施可能となる。これにより、測定種類毎に遅延モニタ回路を配置す <sup>10</sup> る必要がなくなり、結果としてチップ面積の増大を抑制できる。

【 0 0 5 6 】

(実施の形態2)

本実施形態では、遅延回路10の別の構成を示す。

[0057]

図5に本実施形態における遅延回路の構成を示す。本実施形態の遅延回路10bでは、 図2または図3に示す実施の形態1の遅延回路10aの構成において、さらに、pMOSパス トランジスタ8およびnMOSパストランジスタ9それぞれに対して、pMOSパストランジスタ 21およびnMOSパストランジスタ23が並列に接続されている。すなわち、第2の反転論 理ゲートの入力に直列に接続するパストランジスタとして、2個のパストランジスタが並 列に接続されている。なお、ここでは、2個のパストランジスタを並列に接続した例を説 明するが、3個以上のパストランジスタを並列に接続してもよい。

20

【0058】

図 6 に、本実施形態の遅延回路 1 0 b のレイアウト例を示す。レイアウトに依存する特性ばらつきを小さくするために、nMOSパストランジスタ 9 、 2 3 (pMOSパストランジスタ 8 、 2 1)対の 2 つのゲートは同じソース拡散領域を共有させている。

【0059】

下記の表 2 に、パストランジスタ6~9、21、23のゲートに印加する制御信号C1, C2, C3, C4, C5, C6の組み合わせと、その組み合わせにより構成される遅延回路10bの 特性を示す。

【表2】

| C 1 | C 2 | C 3 | C 4 | C 5 | C 6 | 遅延モード         |
|-----|-----|-----|-----|-----|-----|---------------|
| 0   | 1   | 1   | 0   | 1   | 0   | 標準インバータ       |
| 0   | 0   | 1   | 0   | 1   | 1   | nMOSトランジスタに敏感 |
| 0   | 0   | 1   | 1   | 1   | 0   | nMOSトランジスタに敏感 |
| 1   | 1   | 0   | 0   | 1   | 0   | pMOSトランジスタに敏感 |
| 1   | 1   | 1   | 0   | 0   | 0   | pMOSトランジスタに敏感 |

[0060]

このような遅延回路10bの構成により、パストランジスタ単位でチップ内ばらつきを 評価することが可能となる。

【0061】

例えば、制御信号C1, C2, C3, C4, C5, C6 の論理値の組み合わせが(0,0,1,1,1,0) と( 0,0,1,0,1,1)の場合に、図4(b)と同様の遅延特性が得られる。この両者の組み合わせ において異なる点は、第2の反転論理ゲートのプルダウンnMOSトランジスタ5 aのゲート に信号を印加するnMOSパストランジスタである。そのため、両者の遅延時間の差をとるこ とにより、該当する二個のnMOSトランジスタ9、23のチップ内ばらつきを評価すること ができる。同様に、信号C1, C2, C3, C4, C5, C6 の論理値の組み合わせが(1,1,0,0,1,0) と(1,1,1,0,0,0)の場合の遅延時間の差をとることにより、pMOSトランジスタ8、21 40

のチップ内ばらつきを評価することができる。

[0062]

本実施形態の遅延回路10bを各段に有する遅延モニタ回路100を用いた、チップ内 ばらつきの評価について説明する。

【 0 0 6 3 】

まず,ある特定の段(対象段)以外のすべての段の遅延を標準インバータと同じに設定し、特定の段の遅延を大きく設定する。以下、一例として、nMOSトランジスタのチップ内 ばらつきを評価する際の構成を説明する。

[0064]

対象段について、1回目の測定において、nMOSパストランジスタ9をオンにし(nMOSパ ストランジスタ23はオフ)、2回目の測定において、nMOSパストランジスタ23をオン にする(nMOSパストランジスタ9はオフ)。そして、これらの2つの測定値の差より、パ ストランジスタ9とパストランジスタ23の特性差を評価する。そして、対象段を走査し ながら、発振周波数を測定することでnMOSトランジスタのばらつきを評価する。対象段を nMOSトランジスタに敏感あるいはpMOSトランジスタに敏感となるように設定することによ り、nMOSトランジスタとpMOFETのばらつきを独立に評価する。

[0065]

次に、nMOSトランジスタのばらつきの推定に関して詳しく説明する。図5において、nM OSパストランジスタ9のみをオンにした時の周波数,f<sub>n,1</sub>と、nMOSパストランジスタ23 のみをオンにした時の周波数,f<sub>n,2</sub>はそれぞれのパストランジスタの感度係数を用いて次 <sup>20</sup> の一次近似式で表すことができる.

【0066】

 $f_{n, 1} = f_{n, 10} + k_{n, 1} \quad V_{thn, 1} + (5)$  $f_{n, 2} = f_{n, 20} + k_{n, 2} \quad V_{thn, 2} + (6)$ 

ここで,  $f_{n,10}$  と $f_{n,20}$  はばらつきがないときのシミュレーションにおける予測値であ り、 は非均質なインバータ段以外のすべてのインバータ段の変動量の総和である。段数 が充分長い場合、各段のランダムばらつきは平均化され、 を一定と仮定することができ る。係数 $k_{n,1}$ と $k_{n,2}$ は各パストランジスタの閾値電圧の変動に対する周波数の感度である 。  $V_{thn,1}$  と  $V_{thn,2}$  は各パスゲートの閾値電圧のばらつき量を表す。 $k_{n,1} = k_{n,2} = k_n$  を考慮すると,式(5)と(6)の差より,周波数の差とパストランジスタ同士の閾値電圧 差の間に次の関係が得られる。

30

【 0 0 6 7 】

各段に対して式(7)が得られ,段数N個の測定値が得られる.従って, f<sub>n</sub>のばらつき を取得でき,そのばらつきを用いて閾値電圧のばらつき V<sub>thn</sub>を次のように推定する

(8)

(7)

 $f_n = k_n$ 

 $f_n = k_n V_{thn}$ 

 $V_{thn} = V_{thn} / (2)$  (9)

V<sub>thn</sub>

【 0 0 6 8 】

0

pMOSトランジスタの閾値電圧ばらつきも、nMOSトランジスタの場合と同様に推定できる 40

【 0 0 6 9 】

本実施形態の遅延回路10bの構成によれば、チップ内のトランジスタ毎のばらつきを 精度よく測定することができる。

[0070]

(実施の形態3)

本実施形態では、遅延回路のさらに別の構成を示す。

**[**0071**]** 

実施の形態1において、信号C1, C2, C3, C4が印加された場合に、第2の反転論理ゲートにおいて、pMOSトランジスタ4 a 及びnMOSトランジスタ5 a のゲートに接続するパスト <sup>50</sup>

ランジスタ8、9のいずれか一方はオフに制御される。このため、そのオフに制御された パストランジスタ8、9に接続される方のトランジスタ4aまたは5aのゲート電位はフ ローティング電位となる。ゲートがフローティング電位となるトランジスタ4aまたは5 aは、遅延回路10aのインバータ機能には寄与せず、理想的には非導通状態となってい るはずである。しかし、実際には、ゲートがフローティング電位となっていることから、 トランジスタ4aまたは5aにおいてはリーク電流が流れるおそれがある。このリーク電 流は遅延回路10aの遅延特性に影響を及ぼすため、測定精度の低下を招くおそれがある 。そこで、本実施形態では、このリーク電流の問題を解決するための遅延回路の構成を説 明する。図7に本実施形態の遅延回路の構成例を示す。

【0072】

図7(a)に示す遅延回路10cでは、図3に示す遅延回路の第2の反転論理ゲートに おけるpMOSトランジスタ4aと電源との間にpMOSパストランジスタ31が挿入されている 。さらに、第2の反転論理ゲートにおけるnMOSトランジスタ5aとグランド(グランド電 位)との間にnMOSパストランジスタ32が挿入されている。

[0073]

この構成において、第2の反転論理ゲートにおけるゲート電位がフローティング電位と なるトランジスタ4 a または5 a に接続する方のパストランジスタ3 1 または3 2 を、オ フさせる。これにより、電源とpMOSトランジスタ4 a 間の経路またはnMOSトランジスタ5 aとグランド間の経路が遮断されるため、pMOSトランジスタ4 a またはnMOSトランジスタ 5 a でのリーク電流を防止できる。例えば、nMOSトランジスタ5 a のゲート電位がフロー ティング電位となる場合(図4(a)、(c)の場合)、nMOSパストランジスタ3 2 をオ フさせる。これにより、nMOSトランジスタ5 a とグランド間の経路が遮断されるため、nM OSトランジスタ5 a からグランドへ流れるリーク電流を防止できる。また、pMOSトランジ スタ4 a のゲート電位がフローティング電位となる場合(図4(a)、(b)の場合)、pMO Sパストランジスタ3 1 をオフさせる。これにより、pMOSトランジスタ4 a と電源間の経 路が遮断されるため、電源からpMOSトランジスタ4 a へ流れるリーク電流を防止できる。 なお、第2の反転論理ゲートにおけるpMOSトランジスタ5 a とnMOSパストランジスタ3 1 の位置を入れ替えてもよい。また、nMOSトランジスタ5 a とnMOSパストランジスタ3 2 の 位置を入れ替えてもよい。

【0074】

図7(b)は、本実施形態の遅延回路の別の構成例を示した図である。図7(b)に示 す遅延回路10dでは、図3に示す遅延回路の第2の反転論理ゲートにおけるpMOSトラン ジスタ4aのゲートと電源との間にpMOSプルアップトランジスタ33が挿入されている。 さらに、第2の反転論理ゲートにおけるnMOSトランジスタ5aのゲートとグランドとの間 にnMOSプルダウントランジスタ34が挿入されている。

【 0 0 7 5 】

この構成において、第2の反転論理ゲートにおけるゲート電位がフローティング電位と なるおそれがあるトランジスタ4aまたは5aのゲートに接続する方のトランジスタ33 または34をオンさせる。これにより、トランジスタ4aまたは5aのゲート電位を電源 電位またはグランド電位に制御できるため、トランジスタ4aまたは5aを完全にオフす ることが可能となり、リーク電流を防止できる。

【0076】

例えば、nMOSトランジスタ5 a のゲート電位がフローティング電位になるおそれがある 場合(図4(a)、(c)の場合)、nMOSトランジスタ3 4 をオンさせる。これにより、 nMOSトランジスタ5 a が完全にオフするため、nMOSトランジスタ5 a でのリーク電流を防 止できる。また、pMOSトランジスタ4 a のゲート電位がフローティング電位となるおそれ がある場合(図4(a)、(b)の場合)、pMOSトランジスタ3 3 をオンさせる。これに より、pMOSトランジスタ4 a が完全にオフするため、pMOSトランジスタ4 a でのリーク電 流を防止できる。

【0077】

10

20

30

なお、図7に示したリーク電流を防止するための構成は、実施の形態2の遅延回路の構 成に対しても適用できる。

【 0 0 7 8 】

(実施の形態4)

上記各実施形態における遅延回路で構成された遅延モニタ回路を用いて集積回路(半導体チップ)内の回路素子の特性のばらつきを測定する装置について説明する。 【0079】

図8は、集積回路の回路素子の特性のばらつきを測定するための装置構成を示す。ばら つき測定装置500は集積回路200に含まれる回路素子(トランジスタ)の特性のばら つきを測定する装置である。集積回路200は上記のいずれかの実施形態で示した再構成 可能な遅延回路を含む遅延モニタ回路100を備えている。

【0080】

ばらつき測定装置500は、集積回路200の信号端子を介して、遅延モニタ回路10 0内の各遅延回路の構成(すなわち、遅延特性)を設定するための設定信号を集積回路2 00に送信する。この設定信号は、遅延モニタ回路100において、遅延回路毎に回路構 成を例えば図4に示す構成のいずれかに設定するための信号であり、すなわち、各段にお ける制御信号C1, C2, C3, ...の論理値を設定する信号である。設定信号は、図1に示す シフトレジスタ53の入力である。その後、ばらつき測定装置500は、カウンタ57に より遅延モニタ100の発振周波数を測定し、測定結果に基づきトランジスタのばらつき を測定する。ばらつき測定装置500は、以下の動作を実行する制御装置(例えばCPU )を内部に備えている。制御装置は、上記の実施形態で説明した手順にしたがい発振周波 数の測定結果を統計的に処理することで、pMOSトランジスタ及びnMOSトランジスタの閾値 のばらつきを求めることができる。

20

10

[0081]

例えば、半導体チップ内のトランジスタのばらつきを評価する場合、ばらつき測定装置 500は次の手順で動作する。

【0082】

(第1のステップ)ばらつき測定装置500は、遅延モニタ回路100において、特定の 段の遅延回路の構成と、その特定の段以外の段の遅延回路の構成とが異なるように各段に おける制御信号C1~C4を設定して、各パストランジスタ6、7,・・・に印加する。 (第2のステップ)ばらつき判定装置500は、遅延モニタ回路100の発振周波数を測 定する。

30

(第3のステップ)第1のステップと第2のステップとを、特定の段を順次変更(走査) しながら繰り返す。

(第4のステップ)第3のステップにより得られた測定結果に基づき、集積回路200が 形成されるチップ内の回路素子の特性のばらつきを測定する。

【 0 0 8 3 】

以上の処理により、チップ内のトランジスタのばらつきを評価することが可能となる。 【0084】

また、チップ間のトランジスタのばらつきを評価する場合、ばらつき測定装置500は <sup>40</sup> 次の手順で動作する。

【 0 0 8 5 】

(第1のステップ)ばらつき測定装置500は、全ての段の遅延回路の構成が同じになる ように各段において制御信号を設定し、各パストランジスタ6、7,・・・に印加する。 (第2のステップ)それらの制御信号を印加した状態で、遅延モニタ回路100の発振周 波数を測定する。

(第3のステップ)第2のステップにより得られた測定結果に基づき、集積回路200が 形成されるチップ間の回路素子の特性のばらつきを測定する。

【0086】

以上の処理により、チップ間のトランジスタのばらつきを評価することが可能となる。 50

(17)

[0087]

また、集積回路200が実施の形態2(図5)で示したような第2の反転ゲートの各入 カにパストランジスタ8と21、9と23が並列に接続されている遅延モニタ回路10b を含む場合、ばらつき測定装置500は以下の手順で動作してもよい。

【0088】

a)pMOSトランジスタのばらつきを測定する場合

(第1のステップ)ばらつき測定装置500は、特定の段の遅延回路の構成と、その特定の段以外の段の遅延回路の構成とが異なるように各段において制御信号を設定し、各パストランジスタ6~9、21、23に印加する。

(第2のステップ)それらの制御信号を印加した状態で、遅延モニタ回路100の発振周 <sup>10</sup> 波数を測定する。

(第3のステップ)第1のステップと第2のステップとを、特定の段を順次変更しながら 繰り返す。

(第4のステップ)第3のステップにより得られた測定結果に基づき、集積回路が形成されるチップ内の回路素子の特性のばらつきを測定する。

【 0 0 8 9 】

ここで、第2のステップは以下のステップを含む。

(第5のステップ)特定の段について、pMOSパストランジスタ8をオンし、pMOSパストランジスタ21をオフして遅延モニタ回路100の発振周波数を測定する。

(第6のステップ)特定の段において、pMOSパストランジスタ8をオフし、pMOSパストラ <sup>20</sup> ンジスタ21をオンして遅延モニタ回路100の発振周波数を測定する。

- (第7のステップ)第5のステップの測定結果と第6のステップの測定結果の差分を計算 する。
- [0090]

上記の処理により、チップ内のトランジスタのばらつきをトランジスタ単位で評価する ことが可能となる。

【0091】

b)nMOSトランジスタのばらつきを測定する場合

(第1のステップ)ばらつき測定装置500は、特定の段の遅延回路の構成と、その特定の段以外の段の遅延回路の構成とが異なるように各段において制御信号を設定し、各パストランジスタ6~9、21、23に印加する。

30

- (第2のステップ)それらの制御信号を印加した状態で、遅延モニタ回路の出力を測定する。
- (第3のステップ)特定の段を順次変更しながら第1のステップと第2のステップとを繰 り返す。

(第4のステップ)第3のステップにより得られた測定結果に基づき、集積回路が形成されるチップ内の回路素子の特性のばらつきを測定する。

【0092】

ここで、第2のステップは以下のステップを含む。

(第5のステップ)特定の段について、nMOSパストランジスタ9をオンし、nMOSパストラ <sup>40</sup> ンジスタ23をオフして遅延モニタ回路100の発振周波数を測定する。

(第6のステップ)特定の段において、nMOSパストランジスタ9をオフし、nMOSパストラ ンジスタ23をオンして遅延モニタ回路100の発振周波数を測定する。

(第7のステップ)第5のステップの測定結果と第6のステップの測定結果の差分を計算 する。

【 0 0 9 3 】

上記のばらつき測定方法により、チップ内のトランジスタのばらつきをトランジスタ単 位で評価することが可能となる。

【0094】

(実施の形態5)

本実施形態では、半導体チップ(集積回路)においてトランジスタ特性のばらつきの測 定結果を用いてばらつきを自動補正する回路を説明する。図9に、トランジスタ特性のば らつきを自動補正する、ばらつき補正回路の構成を示す。

(18)

[0095]

1.ばらつき補正回路の構成

図9に示すばらつき補正回路150は、パルス発生器61と、遅延モニタ回路100と 、比較回路63と、制御回路65と、レジスタ67a、67bと、DAコンバータ69a 69bとを含む。ばらつき補正回路150は、集積回路内に形成され、集積回路を構成 するpMOSトランジスタ71及びnMOSトランジスタ72の特性のばらつきを補正する。 [0096]

パルス発生器61は遅延モニタ回路100に印加するパルスを発生する。遅延モニタ回 路100及び遅延回路10は実施の形態1で説明したものと同様の構成、機能を有する。 パルス発生器61から出力されるパルス信号のパルス幅は、遅延モニタ回路100の遅延 時間の基準値に対応する幅に設定される。遅延モニタ回路100の遅延時間は、遅延回路 100を構成する遅延回路10の構成(種類)に応じて変化する。

[0097]

比較回路63は、パルス発生器61の出力と、遅延モニタ回路100の出力とを比較し 比較結果を示す信号を出力する。具体的には、比較回路63は、図10に示すように、 パルス発生器61からの出力信号(パルス信号)の立ち下がりタイミング(遅延の基準値 を与えるタイミング)と、遅延モニタ回路100の出力信号の立ち上がりタイミングとを 比較し、比較結果を示す信号を出力する。比較回路63は例えば図11に示すような位相 周波数検出回路(phase frequency detector)を用いて構成できる。図11に示す回路は、 パルス発生器61の出力信号の立ち下がりが遅延モニタ回路100の出力信号の立ち上が りよりも早いときは、(UP,DOWN)=(H,L)となる出力信号を出力する。パルス発生器61の 出力信号の立ち下がりが遅延モニタ回路100の出力信号の立ち上がりよりも遅いときは 、(UP,DOWN)=(L,H)となる出力信号を出力する。パルス発生器61の出力信号の立ち下が りと、遅延モニタ回路100の出力信号の立ち上がりがともに発生すると、リセットパル スがフリップフロップに入力され、フリップフロップがリセットされる。

[0098]

制御回路65はパルス発生器61および遅延モニタ回路100を制御する。具体的には 、制御回路65は、遅延モニタ回路100内の各遅延回路10の構成を図4(a)~(c )のいずれかに示す構成に変更するための制御信号を遅延モニタ回路100に供給する。 同時に、制御回路65は、パルス発生器61から出力されるパルスのパルス幅を、遅延モ ニタ回路100の構成に応じた幅(遅延時間の基準値)に制御するための制御信号をパル ス発生器61に出力する。また、制御回路65は、集積回路を構成するトランジスタ基板 電圧を制御するための制御信号を出力する。

[0099]

レジスタ67a、67bは、制御回路65から出力されたトランジスタの基板電圧を制 御するための制御信号の値(デジタル値)を保持する。具体的には、レジスタ67aは、 pMOSトランジスタの基板電圧(nウエル電圧)VNWを制御するための制御信号の値(デジタル 値)を保持する。レジスタ67bは、nMOSトランジスタの基板電圧(pウエル電圧)VPWを 制御するための制御信号の値(デジタル値)を保持する。

[0100]

DA (Digital to Analog)コンバータ69a、69bはレジスタ67a、67bに保持 された値に基づき、pMOSトランジスタ71及びnMOSトランジスタ72の基板電圧(VNW 、VPW)をそれぞれ制御するための制御信号(アナログ信号)を出力する。基板電圧の 制御により、pMOSトランジスタ71及びnMOSトランジスタ72のばらつきが補正される。 [0101]

2. ばらつき補正動作

以下、ばらつき補正回路150によるばらつき補正動作について説明する。なお、以下 50

20

では、一例として、集積回路の動作中、常時、チップ間ばらつきの自動補正を行う場合の 動作を説明する。

【0102】

制御回路65は、遅延モニタ回路100の全段の遅延回路10の構成を、図4(b)に 示す構成(nMOSトランジスタに敏感な構成)または図4(c)に示す構成(pMOSトランジ スタに敏感な構成)に切り替える。その際、制御回路65は、パルス発生器61から出力 されるパルスのパルス幅を、遅延回路10の構成に応じたパルス幅に制御する。 【0103】

図12は、遅延回路10の構成を図4(b)または図4(c)に示す構成に切り替えな がらばらつきを自動補正する場合に、パルス発生器61から出力されるパルス信号を説明 した図である。同図に示すように、制御回路65は、遅延回路10の構成を図4(b)ま たは図4(c)に示す構成に設定する。同時に、制御回路65は、パルス発生器61から 出力されるパルス信号のパルス幅を設定した遅延回路10の構成に応じたパルス幅に制御 する。なお、制御回路65は、遅延回路10の構成を図4(b)(または図4(c))に 示す構成に設定した後、次に図4(b)(または図4(c))に示す構成に設定するまで の間、所定のインターバル(例えば1000クロック分の期間)を設けている。このよう にインターバルを設けるのは、トランジスタの基板電圧の応答時間がかかることによる。 すなわち、後述するように、遅延回路を図4(b)または図4(c)に示す構成に設定し た際のトランジスタ特性の測定結果を用いて、トランジスタの基板電圧を制御する。その 際、基板電圧が安定するまでに時間がかかるため、基板電圧の変化が安定した後に次の測<sup>20</sup>

[0104]

パルス発生器61は、制御回路65の制御に基づきクロック信号からパルス信号を生成 し、出力する。遅延モニタ回路100は、パルス発生器61からのパルス信号を入力し、 遅延回路10の構成に応じた遅延時間を有する出力信号を出力する。例えば、制御回路6 5によって各遅延回路10が図4(b)に示す構成(nMOSトランジスタに敏感な構成)に 再構成されている場合、遅延モニタ回路100から出力される出力信号は、nMOSトランジ スタの特性ばらつきを反映した遅延時間を有する。よって、遅延モニタ回路100から出 力される出力信号の遅延時間を判断することにより、nMOSトランジスタの特性を判断する ことができる。

【0105】

比較回路63は、パルス発生器61からの出力信号(パルス信号)と、遅延モニタ回路 100からの出力信号とを入力し、遅延モニタ回路100の遅延時間と、遅延時間の基準 値(パルス発生器61の出力信号のパルス幅)とを比較する。具体的には、比較回路63 は、図10に示すように、遅延モニタ回路100の出力信号の立ち上がりタイミング(遅 延時間)と、パルス発生器61からの出力信号(パルス信号)の立ち下がりタイミング( 遅延時間の基準値)とを比較する。そして、比較回路63は、遅延モニタ回路100の出 力信号の立ち上がりタイミングが、パルス発生器61からの出力信号の立ち下がりタイミ ングよりも遅い場合、遅延モニタ回路100の遅延時間が基準値よりも大きいと判定する 。一方、遅延モニタ回路100の出力信号の立ち上がりタイミングが、パルス発生器61 からの出力信号の立ち下がりタイミングよりも早い場合、遅延モニタ回路100の遅延時 間が基準値よりも小さいと判定する。

【0106】

遅延モニタ回路100の遅延時間が、基準値(パルス発生器61の出力信号のパルス幅 )よりも大きい場合、トランジスタの遅延が大きいと考えられる。一方、遅延モニタ回路 100の遅延時間が基準値よりも小さい場合、トランジスタの遅延が小さくなっていると 考えられる。トランジスタの遅延が大きい場合、遅延時間が基準値となるようにトランジ スタの基板電圧を順方向バイアス方向に変化させることで、トランジスタの特性を補正す る。一方、トランジスタの遅延が小さい場合、遅延時間が基準値となるようにトランジス タの基板電圧を逆方向バイアス方向に変化させることで、トランジスタ特性を補正する。 30

(20)

制御回路65は、比較回路63の出力に基づいて基板に与える電圧を制御するための制 御信号を出力する。制御回路65から出力された制御信号の値はレジスタ67a、67b に保持される。

【0108】

例えば、各遅延回路10が図4(b)に示す構成(nMOSトランジスタに敏感な構成)に 再構成されている場合に、比較回路63の出力に基づき遅延モニタ回路100の遅延時間 が基準値よりも大きいと判断される場合、制御回路65は、nMOSトランジスタ72の特性 に起因する遅延を小さくするようにnMOSトランジスタ72の基板電圧VPWを制御する。 この場合、制御回路65は、nMOSトランジスタ72の基板電圧VPWを順方向バイアス方 向に変化させるための制御信号を出力する。一方、遅延モニタ回路100の遅延時間が基 準値よりも小さいと判断される場合、制御回路65は、nMOSトランジスタ72の特性に起 因する遅延を大きくするようにnMOSトランジスタ72の基板電圧VPWを制御する。この 場合、制御回路65は、nMOSトランジスタ72の基板電圧VPWを制御する。この

【0109】

同様に、各遅延回路10が図4(c)に示す構成(pMOSトランジスタに敏感な構成)に 再構成されている場合に、比較回路63の出力に基づき遅延モニタ回路100の遅延時間 が基準値よりも大きいと判断される場合、制御回路65は、pMOSトランジスタ71に起因 する遅延を小さくするようにpMOSトランジスタ71の基板電圧VNWを制御するための制 御信号を出力する。一方、遅延モニタ回路100の遅延時間が基準値よりも小さいと判断 される場合、制御回路65は、pMOSトランジスタ71に起因する遅延を大きくするように pMOSトランジスタ71の基板電圧VNWを制御するための制御信号を出力する。

【 0 1 1 0 】

以上のように、制御回路65は、各遅延回路10の構成を切替えながらpMOSトランジス タ71およびnMOSトランジスタ72の特性を測定し、その測定結果に応じてpMOSトランジ スタ71およびnMOSトランジスタ72の基板電圧VNW、VPWを制御するための制御信 号を出力する。制御回路65から出力された、pMOSトランジスタ71の基板電圧VNWを制 御するための制御信号の値は、pMOSトランジスタ制御用のレジスタ67aに保持される。 また、nMOSトランジスタ72の基板電圧VPWを制御するための制御信号の値は、nMOSトラ ンジスタ制御用のレジスタ67bに保持される。

30

40

10

20

【0111】

DAコンバータ69a、69bは、レジスタ67a、67bに保持された制御信号の値 に基づき、pMOSトランジスタ71及びnMOSトランジスタ72の基板電圧をそれぞれ発生す る。これにより、集積回路を構成するpMOSトランジスタ71及びnMOSトランジスタ72の 特性が標準的な特性に補正される。

【0112】

このように、集積回路の動作中、常時トランジスタ特性の補正に必要な基板電圧を求め 、その値をレジスタ67a、67bに保持し、それに基づきばらつきを自動補正した。こ の場合、レジスタ67a、67bの値が常時更新されるため、動作温度や供給電圧が変動 した場合や、経年劣化でトランジスタ特性が変動した場合でも、回路の動作速度を一定に 保つことができる。

【0113】

なお、以上の説明では、遅延回路10の構成を、図4(b)または(c)に示す構成に 再構成しながら補正動作を行う例を説明したが、遅延回路10の構成を図4(a)、(b)、(c)に示す構成に再構成し、各構成でトランジスタ特性を測定してもよい。この場 合は、遅延モニタ回路100の異なる構成のそれぞれについて特性を測定し、トランジス タの基板電圧を例えば下記の表3に示すロジックにしたがい制御すればよい。表3では、 遅延回路10を各構成に再構成して測定したときの遅延モニタ回路100の遅延時間が基 準値以上の場合を「1」、基準値未満の場合を「0」としている。また、基板電圧を増加

させる場合を「+1」、基板電圧を低下させる場合を「-1」、何も変化させない場合を 「0」としている。なお、表3において、回路が正常動作している場合に発生し得ない組 み合わせについては排除してある。

【表3】

| 標準インバータ | nMOS敏感な | pMOS敏感な | nMOSトランジス | pMOSトランジス |
|---------|---------|---------|-----------|-----------|
| (図4(a)) | 構成      | 構成      | タの基板電圧    | タの基板電圧    |
|         | (図4(b)) | (図4(c)) | (VPW)     | (VNW)     |
| 0       | 0       | 0       | + 1       | + 1       |
| 0       | 0       | 1       | + 1       | 0         |
| 0       | 1       | 0       | 0         | + 1       |
| 1       | 0       | 1       | + 1       | - 1       |
| 1       | 1       | 0       | 1         | + 1       |
| 1       | 1       | 1       | 1         | 1         |

[0114]

前述のように、本実施形態では、ばらつき補正のための情報がレジスタ67a、67b に保持される。このため、レジスタ67a、67bを所望のタイミングで更新することで 、所望のタイミングでの半導体チップの状態(動作環境、経年劣化等)を反映したばらつ き補正が可能となる。トランジスタ特性のばらつきを自動補正するタイミングついては、 上記以外に例えば以下の例が考えられる。

(1)所定期間毎

所定期間毎に必要な基板電圧を求め、その値をレジスタ67a、67bに保持する。所 定の間隔としては、1月、1年等任意の時間間隔を設定できる。

(2)動作環境の変動が予測された時

集積回路の動作中において動作環境(温度、電圧等)の変動を予測し、変動する可能性の ある場合に、トランジスタ特性の補正に必要な基板電圧を求め、その値をレジスタ67a 、67bに保持する。そして、DAコンバータ69a、69bは、レジスタ67a、67 bの値に基づき動作させる。

(3) 電源投入時

30 集積回路の電源投入時に、トランジスタ特性の補正に必要な基板電圧を求め、その値を レジスタ67a、67bに保持する。それ以降は、電源投入時に更新されたレジスタ67 a、67bの値に基づきDAコンバータ69a、69bを動作させる。

(4)製品テスト時

集積回路の製造後のテスト時に、トランジスタ特性の補正に必要な基板電圧を求め、そ の値をレジスタ67a、67bに保持しておく。それ以降は、レジスタ67a、67bの 値に基づきDAコンバータ69a、69bを動作させる。

[0115]

なお、上記の例では、トランジスタの基板電圧を変更することでトランジスタ特性のば らつきを補正したが、ばらつきの補正方法はこれに限定されない。例えば、トランジスタ 特性の測定結果に基づきクロック周波数や電源電圧を調節してもよい。

[0116]

また、上記の例では、遅延モニタ回路100を実施の形態1で示した遅延回路10で構 成したが、遅延モニタ回路を、実施の形態2~4または後述する実施の形態6で示す遅延 回路で構成してもよい。

**[**0117**]** 

また、上記の例では、チップ間ばらつきを自動補正する例を説明したが、チップ内ばら つきを自動補正することもできる。その場合、制御回路65は、実施の形態1等で説明し たように、対象段とそれ以外の段の構成とを異ならせるよう各段の遅延回路の構成を制御 する。そして、制御回路65は、対象段を切り替えながら対象段のトランジスタの特性を 測定し、測定結果にもとづきトランジスタのばらつきを補正する。

10

20

[0118]

3.まとめ

以上のように本実施形態のばらつき補正回路150は、集積回路におけるトランジスタ (回路素子)の特性のばらつきを補正するばらつき補正回路であって、遅延モニタ回路( 100)と、遅延モニタ回路で測定された信号伝搬遅延に基づきトランジスタの特性のば らつきを補正する補正回路(63、65、67a-67b、69a-69b)とを備える 。このばらつき補正回路によれば、集積回路を構成するトランジスタの特性ばらつきを自 動で補正することができる。

[0119]

(実施の形態6)

10

実施の形態1~4で示した遅延回路では、第1の反転論理ゲートにおいて、プルアップ 回路2をpMOSパストランジスタ6の低圧側に配置し、プルダウン回路3をnMOSパストラン ジスタ7の高圧側に配置していた。これに対して、本実施形態の遅延回路では、図13に 示すように、第1の反転論理ゲートにおいて、プルアップ回路2をpMOSパストランジスタ 6の高圧側に配置し、プルダウン回路3をnMOSパストランジスタ7の低圧側に配置してい る。

[0120]

すなわち、図13(a)に示すように、プルアップ回路2と第1の反転論理ゲートの出 力端(Out)の間に、pMOSパストランジスタ6を直列に接続する。また、出力端(Out)と 20 プルダウン回路3の間にnMOSパストランジスタ7を直列に接続する。図13(a)に示す 回路構成によれば、プルアップ回路2およびプルダウン回路3は、トランジスタの基板電 圧の影響をより受けにくくなるため、論理反転信号をより精度よく生成することが可能と なる。

[0121]

図13(b)は、図13(a)に示す構成において、プルアップ回路およびプルダウン 回路の最も簡単な構成例を示している。図13(b)では、プルアップ回路2、4および プルダウン回路3、5をそれぞれ1つのpMOSトランジスタおよび1つのnMOSトランジスタ で構成している。

 $\begin{bmatrix} 0 & 1 & 2 & 2 \end{bmatrix}$ 

30 図13に示す遅延回路10′、10′aにおけるパストランジスタ6~9のゲートに印 加する制御信号C1、C2、C3、C4の組み合わせと、その組み合わせにより構成される遅延回 路10の特性との関係は表1に示したものと同様である。

図14は、図13(b)に示す遅延回路10'aから得られる再構成された遅延回路の 等価回路を示した図である。図14(a)は、標準的なインバータに再構成された遅延回 路の構成を示す。図14(b)は、nMOSトランジスタに敏感な構成に再構成されたときの 構成を示す。図14(c)は、pMOSトランジスタに敏感な構成に再構成されたときの構成 を示す。

[0124]

40 図15~図17は、図13(b)に示す遅延回路10′aの変形例を示す。図15は、 図13(b)に示す遅延回路10'aの構成において、pMOSパストランジスタ8およびnM OSパストランジスタ9それぞれに対して、さらに、pMOSパストランジスタ21およびnMOS パストランジスタ23が並列に接続された構成を示す。この遅延回路10'bにおけるパ ストランジスタ6~9、21、23のゲートに印加する制御信号C1, C2, C3, C4, C5, C6 の組み合わせと、その組み合わせにより構成される遅延回路10の特性との関係は表2に 示したものと同様である。この構成によれば、実施の形態2における図5に示す回路と同 様に、パストランジスタ単位でチップ内ばらつきの評価が可能となる。 [0125]

図16に示す回路では、図13(b)に示す遅延回路10'aの第2の反転論理ゲート におけるpMOSトランジスタ4aと電源との間にpMOSパストランジスタ31が挿入されてい 50

(22)

10

る。さらに、第2の反転論理ゲートにおけるnMOSトランジスタ5 aのグランドとの間にnM OSパストランジスタ32が挿入されている。この回路構成により、実施の形態3における 図7(a)に示す回路と同様に、pMOSトランジスタ4 aまたはnMOSトランジスタ5 aに おけるリーク電流を防止することができる。

【0126】

図17に示す回路では、図13(b)に示す遅延回路10'aの第2の反転論理ゲート におけるpMOSトランジスタ4aのゲートと電源との間にpMOSプルアップトランジスタ33 が挿入されている。さらに、第2の反転論理ゲートにおけるnMOSトランジスタ5aのゲー トとグランドとの間にnMOSプルダウントランジスタ34が挿入されている。この回路構成 により、実施の形態3における図7(b)に示す回路と同様に、pMOSトランジスタ4a またはnMOSトランジスタ5aにおけるリーク電流を防止することができる。

【産業上の利用可能性】

【 0 1 2 7 】

本発明は、ASIC, CPU, メモリーなど、CMOS技術で製造される全ての集積回路の製造、 開発における、ばらつき特性の評価およびその評価結果を考慮する種々の応用技術に対し て有用である。

【図2】





(b)



















pMOSパストランジスタ対のゲート



nMOSパストランジスタ対のゲート

【図7】











150

【図10】



【図11】



【図12】











Т



(26)



【図16】







【図18】







フロントページの続き

審査官 齋藤 正貴

(58)調査した分野(Int.Cl., DB名)

H 0 3 K 5 / 1 3 4 G 0 1 R 3 1 / 2 8 H 0 3 K 1 9 / 1 7 3 J S T P I u s / J M E D P I u s / J S T 7 5 8 0 (J D r e am I I I )