(11) 特許番号

| (             |                |                        |             |          | /           | ()          | •                                |
|---------------|----------------|------------------------|-------------|----------|-------------|-------------|----------------------------------|
|               |                |                        |             |          |             | 特許          | F <b>第5999611号</b><br>(P5999611) |
| (45)発行日       | 平成285          | ≢9月28日(2016.9.28)      |             |          | (24) 登録日    | 平成28年9月     | 9日 (2016.9.9)                    |
| (51) Int.Cl.  |                |                        | FI          |          |             |             |                                  |
| HO1L          | 21/336         | (2006.01)              | HO1L        | 29/78    | 301 J       |             |                                  |
| HO1L          | 29/78          | (2006.01)              | HO1L        | 29/78    | 301B        |             |                                  |
| HO1L          | 21/20          | (2006.01)              | HO1L        | 21/20    |             |             |                                  |
| HO1L          | <b>29</b> /417 | (2006.01)              | HO1L        | 29/50    | Μ           |             |                                  |
| HO1L          | <b>29</b> /41  | (2006.01)              | HO1L        | 29/44    | L           |             |                                  |
|               |                |                        |             |          | 請求項の数 8     | (全 24 頁)    | 最終頁に続く                           |
|               |                | 特願2015-531725 (P2      | 015-531725) | (73)特許権者 | 504173471   |             |                                  |
| (86) (22) 出願日 |                | 平成26年8月12日 (2014.8.12) |             |          | 国立大学法人非     | 比海道大学       |                                  |
| (86) 国際出願番号   |                | PCT/JP2014/004175      |             |          | 北海道札幌市北     | 化区北8条西5     | 5丁目                              |
| (87) 国際公開番号   |                | W02015/022777          |             | (73)特許権者 | t 503360115 |             |                                  |
| (87) 国際公開日    |                | 平成27年2月19日 (20         | 15.2.19)    |          | 国立研究開発法     | 医人科学技術排     | <sub>辰</sub> 興機構                 |
| 審査請求日         |                | 平成28年3月17日 (20         | 16.3.17)    |          | 埼玉県川口市本     | 5町四丁目1番     | 68号                              |
| (31) 優先権主張番号  |                | 特願2013-168048 (P2      | 013-168048) | (74) 代理人 | 100105050   |             |                                  |
| (32) 優先日      |                | 平成25年8月13日(20          | 13.8.13)    |          | 弁理士 鷲田      | 公一          |                                  |
| (33)優先権主張国    |                | 日本国(JP)                |             | (72)発明者  | 福井 孝志       |             |                                  |
|               |                |                        |             |          | 北海道札幌市北     | 化区北8条西5     | 5丁目 国立大                          |
|               |                |                        |             |          | 学法人北海道大     | <b>、</b> 学内 |                                  |
|               |                |                        |             | (72)発明者  | 富岡 克広       |             |                                  |
|               |                |                        |             |          | 埼玉県川口市本     | 5町4-1-8     | 3 川口センタ                          |
|               |                |                        |             |          | ービル 国立研     | F究開発法人利     | 斗学技術振興機                          |
|               |                |                        |             |          | 構内          |             |                                  |
|               |                |                        |             |          |             | f           | 最終百に続く                           |

(12) **54 54 67 54 67** 

(54) 【発明の名称】トンネル電界効果トランジスタ、その製造方法およびスイッチ素子

(57)【特許請求の範囲】

(19) 日本国特許庁(JP)

【請求項4】

IV族半導体基板における、 n型および p型のいずれか一方である第1導電型を呈する 部分の(111)面上から、III-V族化合物半導体ナノワイヤを成長させるステップ と、

前記 IV族半導体基板および前記 III - V族化合物半導体ナノワイヤの界面に作用する、ソース電極およびドレイン電極間のキャリアの流れを制御するための電界を発生させるためのゲート電極を形成するステップと、

前記III-V族化合物半導体ナノワイヤと接触しないように前記IV族半導体基板に 前記ソース電極および前記ドレイン電極のいずれか一方を形成するステップと、

10

前記III-V族化合物半導体ナノワイヤに前記ソース電極および前記ドレイン電極の いずれか他方を形成するステップと、

を含む、トンネル電界効果トランジスタの製造方法であって、

前記III-V族化合物半導体ナノワイヤを成長させるステップは、

前記(111)面上に、III族原料およびV族原料を供給しながら、IIII-V族化 合物半導体を前記第1導電型にするための第1導電型ドーパント、および、III-V族 化合物半導体を、n型およびp型のいずれか他方である第2導電型にするための第2導電 型ドーパントの一方または両方を断続的にドープして第1の領域を形成するステップと、 前記(111)面上に形成された前記第1の領域に、前記V族原料および前記III族

原料をさらに供給し、前記第1の領域から連続する、前記第2導電型を呈する第2の領域

を形成するステップと、

を含む、

トンネル電界効果トランジスタの製造方法。

【請求項5】

前記第1の領域は、III-V族化合物半導体を前記第2導電型にするための第2導電 型ドーパントを含み、

前記第1の領域を形成するステップは、前記第1の領域における前記第1導電型ドーパントの濃度が1×10<sup>14</sup>~1×10<sup>17</sup> cm<sup>-3</sup>となる量で、前記第1導電型ドーパントを前記(111)面上に断続的に供給する、

請求項4に記載の製造方法。

【請求項6】

前記第1の領域を形成するステップにおける、前記第1導電型ドーパントをドープする時間は、0.1~5秒間/回であり、前記第1導電型ドーパントのドープのインターバルは、1.0~29.5秒間である、請求項4または5に記載の製造方法。

【請求項7】

前記第2の領域を形成するステップは、前記(111)面上に形成された前記第1の領域に、前記V族原料および前記III族原料を供給しながら前記第2導電型ドーパントを ドープし、前記第2導電型を呈する前記第2の領域を形成する、請求項4~6のいずれか 一項に記載の製造方法。

【請求項8】

IV族半導体基板における、 n型および p型のいずれか一方である第1導電型を呈する 部分の(111)面上から、III-V族化合物半導体ナノワイヤを成長させてIII-V族化合物半導体ナノワイヤを製造する方法であって、

前記(111)面上に、III族原料およびV族原料を供給しながら、III - V族化 合物半導体を前記第1導電型にするための第1導電型ドーパント、および、III - V族 化合物半導体を、n型およびp型のいずれか他方である第2導電型にするための第2導電 型ドーパントの一方または両方を断続的にドープして第1の領域を形成するステップと、

前記(111)面上に形成された前記第1の領域に、前記V族原料および前記III族 原料をさらに供給し、前記第1の領域から連続する、前記第2導電型を呈する第2の領域 を形成するステップと、

を含む、

Ⅰ Ι Ι Ι - V 族化合物半導体ナノワイヤの製造方法。

【請求項9】

前記第1の領域は、III-V族化合物半導体を前記第2導電型にするための第2導電型ドーパントを含み、

前記第1の領域を形成するステップは、前記第1の領域における前記第1導電型ドーパントの濃度が1×10<sup>14</sup>~1×10<sup>17</sup> cm<sup>-3</sup>となる量で、前記第1導電型ドーパントを前記(111)面上に断続的に供給する、

請求項8に記載の製造方法。

【請求項10】

40

10

20

30

前記第1の領域を形成するステップにおける、前記第1導電型ドーパントをドープする 時間は、0.1~5秒間/回であり、前記第1導電型ドーパントのドープのインターバル は、1.0~29.5秒間である、請求項8または9に記載の製造方法。

【請求項11】

前記第2の領域を形成するステップは、前記(111)面上に形成された前記第1の領域に、前記V族原料および前記III族原料を供給しながら前記第2導電型ドーパントを ドープし、前記第2導電型を呈する前記第2の領域を形成する、請求項8~10のいずれ か一項に記載の製造方法。

【発明の詳細な説明】

【技術分野】

[0001]

本発明は、III - V族化合物半導体ナノワイヤを有するトンネル電界効果トランジスタ 、その製造方法、および、当該トランジスタを含むスイッチ素子、に関する。 【背景技術】

【0002】

トンネル電界効果トランジスタ(TFET)は、トランジスタのスイッチングにトンネ ル電流を利用する。このため、TFETは、急峻なオン・オフの切り替えが実現可能であ り、また低電圧の動作が可能である。このようなTFETには、IV族半導体基板と当該基 板上に起立するIII-V族化合物半導体ナノワイヤとを有し、当該基板と当該ナノワイヤ 10 との界面でトンネル電流を生じさせるトランジスタが知られている(例えば、特許文献1 、非特許文献1および2参照)。当該TFETは、小さなサブ閾値(60mV/桁以下) で動作可能であり、かつ容易に製造しうる点で優れている。このため、前記TFETは、 スイッチ素子に有用である。 【先行技術文献】 【特許文献】 [0003]【特許文献1】国際公開第2011/040012号 【非特許文献】 [0004]20 【非特許文献1】Katsuhiro Tomioka, Takashi Fukui, "Tunnel field-effect transisto r using InAs nanowire/Si heterojunction", Appl. Phys. Lett., Vol.98, pp.083114-1 -083114-3. 【非特許文献 2】Katsuhiro Tomioka, Masatoshi Yoshimura, Takashi Fukui, "Steep-sl ope tunnel field-effect transistors using III-V nanowire/Si heterojunction" IEEE VLSI Technology 2012 Symposium Proc., pp.47-48. 【発明の概要】 【発明が解決しようとする課題】 [0005]前記TFETは、前記ナノワイヤにおける前記界面を構成する領域がアンドープで形成 30 されているにも関わらず、前記スイッチ素子の立ち上がり電圧が負側にシフトしているこ とがある。このため、前記TFETについて、前記立ち上がり電圧を正側にシフトさせる ことがさらに望まれている。 [0006]本発明は、小さなサブ閾値(60mV/桁以下)で動作可能であり、より正側またはよ り負側の立ち上がり電圧で動作可能であり、かつ容易に製造しうるTFETおよびその製 造方法を提供することを目的とする。 また、本発明は、当該TFETを含むスイッチ素子を提供することをさらなる目的とす る。 【課題を解決するための手段】 40  $\begin{bmatrix} 0 & 0 & 7 \end{bmatrix}$ 本発明者は、III-V族化合物半導体ナノワイヤにおける、IV族半導体基板とIII-V族 化合物半導体ナノワイヤとの界面を構成する第1の領域を、適当なドーパントを適当な間 隔で断続的にドープすることによって作製することにより、前記課題を解決しうることを 見出し、さらに検討を加えて本発明を完成させた。 [0008]すなわち、本発明の第1は、以下のトンネル電界効果トランジスタ(TFET)および スイッチ素子に関する。 [1]n型およびp型のいずれか一方である第1導電型を呈する部分を含み、前記部分 が(111)面を有するIV族半導体基板と、前記(111)面上に起立する第1の領域、

および、 n 型および p 型のいずれか他方である第 2 導電型を呈し、前記第 1 の領域に連続 50

する第2の領域、を含むIII - V族化合物半導体ナノワイヤと、前記III - V族化合物半導体ナノワイヤと接触せず、かつ前記IV族半導体基板に接続されたソース電極およびドレイン電極の一方と、前記第2の領域に接続されたソース電極およびドレイン電極の他方と、前記IV族半導体基板と前記第1の領域との界面に作用して前記ソース電極および前記ドレイン電極間のキャリアの流れを制御するための電界を発生させるように配置されたゲート電極と、を有し、前記第1の領域は、III - V族化合物半導体を前記第1導電型にするための第1導電型ドーパントおよびIII - V族化合物半導体を前記第2導電型にするための第2導電型ドーパントおよび前記第2導電型ドーパントの少なくとも一方の濃度は、1×10<sup>14</sup> cm<sup>3</sup>以上であり、かつ、前記第2の領域における前記第2導電型ドーパントの濃度未満である、トンネル電界効果トランジスタ。

10

40

[2]少なくとも前記III-V族化合物半導体ナノワイヤの前記第1の領域における側面に配置されたゲート誘電体膜をさらに有し、前記ゲート電極は、前記ゲート誘電体膜上に配置されている、[1]に記載のトンネル電界効果トランジスタ。

[3][1]または[2]に記載のトンネル電界効果トランジスタを含むスイッチ素子。

[0009]

さらに、本発明の第2は、以下のトンネル電界効果トランジスタ(TFET)の製造方 法に関する。

20 [4] IV族半導体基板における、 n 型および p 型のいずれか一方である第 1 導電型を呈 する部分の(111)面上から、III-V族化合物半導体ナノワイヤを成長させるステッ プと、前記1V族半導体基板および前記111 - V族化合物半導体ナノワイヤの界面に作用す る、ソース電極およびドレイン電極間のキャリアの流れを制御するための電界を発生させ るためのゲート電極を形成するステップと、前記111 - V族化合物半導体ナノワイヤと接 触しないように前記IV族半導体基板に前記ソース電極および前記ドレイン電極のいずれか 一方を形成するステップと、前記III-V族化合物半導体ナノワイヤに前記ソース電極お よび前記ドレイン電極のいずれか他方を形成するステップと、を含む、トンネル電界効果 トランジスタの製造方法であって、前記111 - V族化合物半導体ナノワイヤを成長させる ステップは、前記(111)面上に、III族原料およびV族原料を供給しながら、III-V 30 族化合物半導体を前記第1導電型にするための第1導電型ドーパント、および、III-V 族化合物半導体を前記第2導電型にするための第2導電型ドーパントの一方または両方を 断続的にドープして第1の領域を形成するステップと、前記(111)面上に形成された 前記第1の領域に、前記V族原料および前記口は族原料をさらに供給し、前記第1の領域 から連続する、n型およびp型のいずれか他方である第2導電型を呈する第2の領域を形 成するステップと、を含む、トンネル電界効果トランジスタの製造方法。

[5]前記第1の領域は、III - V族化合物半導体を前記第2導電型にするための第2 導電型ドーパントを含み、前記第1の領域を形成するステップは、前記第1の領域におけ る前記第1導電型ドーパントの濃度が1×10<sup>14</sup>~1×10<sup>17</sup> cm<sup>-3</sup>となる量で、 前記第1導電型ドーパントを前記(111)面上に断続的に供給する、[4]に記載の製 造方法。

[6]前記第1の領域を形成するステップにおける、前記第1導電型ドーパントをドー プする時間は、0.1~5秒間/回であり、前記第1導電型ドーパントのドープのインタ ーバルは、1.0~29.5秒間である、[4]または[5]に記載の製造方法。

[7]前記第2の領域を形成するステップは、前記(111)面上に形成された前記第 1の領域に、前記V族原料および前記III族原料を供給しながら前記第2導電型ドーパン トをドープし、前記第2導電型を呈する前記第2の領域を形成する、[4]~[6]のい ずれか一項に記載の製造方法。

【発明の効果】

[0010]

本発明によれば、小さなサブ閾値(60mV/桁以下)で動作可能であり、かつ、より 50

正側またはより負側の立ち上がり電圧で動作可能であるTFET(スイッチ素子)を提供 することができる。本発明のTFETは、容易に製造することができる。本発明のTFE Tを用いることで、半導体マイクロプロセッサおよび高集積回路の電力消費量の増大を抑 制しつつ、半導体マイクロプロセッサおよび高集積回路の集積度および性能を向上させる ことができる。

【図面の簡単な説明】

[0011]

【図1】本実施の形態のTFETの構成を模式的に示す断面図である。

【図2】図2Aは、本実施の形態におけるIII-V族化合物半導体ナノワイヤを図1中の A-A線に沿って切断したときの断面図であり、図2Bは、本実施の形態におけるナノワ <sup>10</sup> イヤを模式的に示す斜視図である。

【図3】図3Aは、本実施の形態におけるTFETの製造においてシリコン基板上に製造 されたIII - V族化合物半導体ナノワイヤを示す図であり、図3Bは、当該TFETの製 造においてゲート誘電体膜およびゲート電極層に被覆されたIII - V族化合物半導体ナノ ワイヤを示す図であり、図3Cは、絶縁保護膜に埋没したIII - V族化合物半導体ナノワ イヤを示す図であり、図3Dは、部分的に除去された絶縁保護膜から露出するゲート誘電 体膜およびIII - V族化合物半導体ナノワイヤを示す図であり、図3Eは、絶縁保護膜か ら露出するIII - V族化合物半導体ナノワイヤを示す図であり、図3Fは、ソース電極お よびドレイン電極の形成によって完成したTFETを示す図である。

【図4】図4Aは、本実施の形態におけるTFETの製造において、III-V族化合物半20 導体ナノワイヤが製造されるまでのシリコン基板の温度と原料ガスの供給を示す図であり、図4Bは、図4A中のゾーンCにおける原料ガスの供給の一例を示す図であり、図4C は、図4A中のゾーンDにおける原料ガスの供給のパルスドープの一例を示す図である。 【図5】図5Aは、本実施の形態のTFETにおけるバンド構造の一例を模式的に示す図 であり、図5Bは、他の実施の形態のTFETにおけるバンド構造の一例を模式的に示す 図である。

【図6】図6Aは、従来のTFETの一例におけるIII-V族化合物半導体ナノワイヤの 走査電子顕微鏡写真であり、図6Bは、本発明のTFETの一例におけるIII-V族化合 物半導体ナノワイヤの走査電子顕微鏡写真である。

【図7】実施例1、2のTFETと従来(比較例1)のTFETのそれぞれの、ドレイン 30 電流とゲート電圧との関係を示す図である。

【図8】図8Aは、実施例3、4のTFETの製造におけるシリコン基板の温度と原料ガスの供給とを模式的に示す図であり、図8Bは、図8A中のゾーンDにおける原料ガスの 供給のパルスドープを模式的に示す図である。

【図9】実施例3、4のTFETと従来(比較例2)のTFETのそれぞれの、ドレイン 電流とゲート電圧との関係を示す図である。

【発明を実施するための形態】

【0012】

1.本発明のトンネル電界効果トランジスタ

本発明のトンネル電界効果トランジスタ(TFET)は、IV族半導体基板、III-V族 <sup>40</sup> 化合物半導体ナノワイヤ、ソース電極、ドレイン電極およびゲート電極を有する。1つの IV族半導体基板の上に複数のTFETが形成されていてもよい。本発明のTFETでは、 IV族半導体基板の(111)面と当該(111)面上に配置されたIII-V族化合物半導 体ナノワイヤとが界面(以下、「接合界面」とも言う)を形成する。本発明のTFETで は、この接合界面においてトンネル現象が生じる。なお、「接合界面」は、III-V族化 合物半導体ナノワイヤが(111)面に直接接続している部分を言う。

【0013】

IV族半導体基板は、シリコン基板やゲルマニウム基板などの、IV族半導体からなる(1 11)面を有する基板である。IV族半導体基板は、例えばシリコン(111)基板または シリコン(100)基板である。IV族半導体基板がシリコン(100)基板の場合は、( 100)面とは別に(111)面が形成されている。

【0014】

IV族半導体基板は、(111)面を含む部分を有する。当該部分は、n型またはp型の いずれか一方を呈する。前記の部分が呈する導電型を「第1導電型」とも言う。したがっ て、IV族半導体基板の(111)面を含む一部分のみが第1導電型を呈していてもよいし 、IV族半導体基板の全体が第1導電型を呈していてもよい。たとえば、IV族半導体基板は 、その端面が(111)面であるIV族半導体層を有するIV族半導体基板であってもよい。 また、IV族半導体基板は、n型またはp型にドープされていてもよい。IV族半導体基板に ドープされるドーパントには、当該基板をn型またはp型にするドーパントが用いられる 。たとえば、IV族半導体基板をp型にするドーパントの例には、B、A1、Ga、Inお よびT1が含まれる。また、IV族半導体基板をn型にするドーパントの例には、N、P、 As、SbおよびBiが含まれる。

10

【0015】

また、 Ⅳ族半導体基板の表面には、絶縁膜が形成されていてもよい。絶縁膜の例には、 酸化シリコン膜、および、誘電率3.9以上の化合物が含まれる。誘電率3.9以上の化 合物の膜の例には、窒化シリコンおよびHfAlOが含まれる。

【0016】

III - V族化合物半導体ナノワイヤは、III - V族化合物半導体からなる、直径2~10 0 nm、長さ50 nm~10µmの構造体である。III - V族化合物半導体ナノワイヤは 、例えば、IV族半導体基板の(111)面上に、その長軸が(111)面に垂直になるように配置されている。III - V族化合物半導体は、2つの元素からなる半導体、3つの元 素からなる半導体、4つの元素からなる半導体、それ以上の元素からなる半導体のいずれ でもよい。

[0017]

2つの元素からなるIII - V族化合物半導体の例には、InAs、InP、GaAs、GaN、InSb、GaSbおよびAlSbが含まれる。3つの元素からなるIII - V族化合物半導体の例には、AlGaAs、InGaAs、InGaA、InGaN、GaNAs、InAsSb、GaAsSb、InGaSbおよびAlInSbが含まれる。4つ以上の元素からなるIII - V族化合物半導体の例には、InGaAlN、AlInGaP、InGaAsP、GaInAsN、InGaAlSb、InGaAsSbおよびAlI nGaPSbが含まれる。

【0018】

III - V族化合物半導体ナノワイヤは、第1の領域と第2の領域を含む。第1の領域は、IV族半導体基板の(111)面に接合されている部分であり、(111)面上から起立している。第2の領域は、第1の領域に連続する部分である。たとえば、第1の領域は、III - V族化合物半導体ナノワイヤをその長軸方向に対して二分したときの基板側の部分であり、第2の領域は、基板側とは反対側の部分である。

【0019】

第1の領域は、後述するゲート電圧のシフトを生じさせるように、第1導電型ドーパントがドープされている。すなわち、上記第1の領域は、III - V族化合物半導体を前記第401導電型にするための第1導電型ドーパントおよびIII - V族化合物半導体を前記第2導電型にするための第2導電型ドーパントの一方または両方を含む。たとえば、上記第1の領域は、ノンドープでは1型であるIII - V族化合物半導体に、第1導電型ドーパントの存在によりn型を呈するIII の領域は、ノンドープではp型であるが意図せぬドーパントの存在によりn型を呈するIII - V族化合物半導体に、第1導電型ドーパントおよび第2導電型ドーパントの一方または両方がドープされていてもよい。さらに、上記第1の領域は、ノンドープではn型であるが意図せぬドーパントの存在によりp型を呈するIII - V族化合物半導体に、第1導電型ドーパントおよび第2導電型ドーパントの一方または両方がドープされていてもよい。

30

10

30

40

第1の領域における第1導電型ドーパントおよび第2導電型ドーパントの濃度は、第1 導電型ドーパントまたは第2導電型ドーパントが単独でドープされたときにドーパントと して有効な濃度から、第1の領域において一方のドーパントの影響を他方のドーパントで 実質的に打ち消すことができる濃度まで、の範囲から、適宜に決めることが可能である。 たとえば、第1の領域における第1導電型ドーパントおよび第2導電型ドーパントの少な くとも一方の濃度は、1×10<sup>14</sup> cm<sup>-3</sup>以上であり、かつ、第2の領域における第2 導電型ドーパントの濃度未満である。

[0021]

また、第1の領域が第1導電型ドーパントおよび第2導電型ドーパントの両方を含む場 合では、第1導電型ドーパントおよび第2導電型ドーパントの一方の濃度は、他方の濃度 未満であることが、一方のドーパントの影響を他方のドーパントで実質的に打ち消す観点 から好ましい。たとえば、ノンドープでは1型であるが意図せぬドーパントの存在により 第2導電型を呈するIII - V族化合物半導体の第1の領域に第1導電型ドーパントがドー プされる場合、第1導電型ドーパントのドープによって、意図せぬドープによる第2導電 型を抑制するためであれば、第1導電型ドーパントの濃度は、第2の領域における第2導 電型ドーパントの濃度未満であり、かつ好ましくは、第1の領域における第2導電型ドー パントの濃度未満である。

【0022】

第1導電型ドーパントの濃度が低すぎると、第1の領域の導電型を適切に制御することができない場合があり、第1導電型ドーパントの濃度が高すぎると、実質的な接触界面が 20第1の領域と第2の領域の界面となってしまい、好ましくない。第1導電型ドーパントの濃度および第2導電型ドーパントの濃度は、いずれも、ノンドープの上記InAsナノワイヤを、n型、p型またはi型のシリコン基板に作製して縦型FET構造を作製し、当該ナノワイヤの閾値電圧から算出することによって求めることが可能である。このような第1の領域は、例えば、後述する第1導電型ドーパントの断続的なドープによって形成することが可能である。第1の領域における前記第1導電型ドーパントの濃度は、上記の観点から、1×10<sup>14</sup>~1×10<sup>17</sup> cm<sup>-3</sup>となる量であることがより好ましい。 【0023】

第1導電型ドーパントの種類は、一種でもそれ以上でもよい。第1の領域をp型にする ための第1導電型ドーパントの例には、Zn、Cd、Hg、TeおよびCが含まれる。第 1の領域をn型にするための第1導電型ドーパントの例には、C、Si、Ge、Sn、O 、S、SeおよびPoが含まれる。

[0024]

第1導電型ドーパントは、第1導電型ドーパントがドープされていないIII-V族化合物半導体が呈する導電型とは反対の導電型を付与するためのドーパントであることが、第 1の領域の導電型を適切に調整する観点から好ましい。すなわち、n型を呈するIII-V 族化合物半導体には、p型の第1導電型ドーパントが好ましく、p型を呈するIII-V族 化合物半導体には、n型の第1導電型ドーパントが好ましい。ここで、「第1導電型ドー パントがドープされていないIII-V族化合物半導体」とは、意図しないドーパントのド ープ(混入)のために特定の導電型を呈するIII-V族化合物半導体を含む。このような 第1導電型ドーパントは、例えば、第1導電型ドーパントをドープせずに第1の領域を形 成し、当該第1の領域の導電型を測定することによって、決めることが可能である。 【0025】

第2の領域は、n型およびp型のうち、第1導電型とは異なる導電型を呈する。第2の 領域が呈する導電型を「第2導電型」とも言う。第2導電型を呈する第2の領域は、第2 導電型ドーパントのドープによって形成することが可能である。第2導電型ドーパントの 種類は、一種でもそれ以上でもよい。第2導電型ドーパントは、例えば、第1導電型ドー パントとして例示されたドーパントから選ばれる。

【 0 0 2 6 】

ソース電極は、本発明のTFETのソース領域に接続され、ドレイン電極は、本発明の <sup>50</sup>

TFETのドレイン領域に接続される。ソース電極およびドレイン電極は、例えばTi/ Au合金膜やTi/A1/Ti/Au合金膜、Ge/Au/Ni/Au合金膜などである 。

(8)

【 0 0 2 7 】

ソース電極およびドレイン電極の位置は、本発明のTFETの構造により変わる。たと えば、IV族半導体基板がソース領域として機能し、III - V族化合物半導体ナノワイヤの 第1の領域(IV族半導体基板の(111)面と接合している)がチャネル領域として機能 し、III - V族化合物半導体ナノワイヤの第2の領域(第1の領域以外の領域)がドレイ ン領域として機能する場合は、ソース電極は、IV族半導体基板に接続され、ドレイン電極 は、III - V族化合物半導体ナノワイヤの第2の領域に接続される。

【0028】

一方、IV族半導体基板がドレイン領域として機能し、III - V族化合物半導体ナノワイ ヤの第1の領域(IV族半導体基板の(111)面と接合している)がチャネル領域として 機能し、III - V族化合物半導体ナノワイヤの第2の領域(第1の領域以外の領域)がソ ース領域として機能する場合は、ソース電極は、III - V族化合物半導体ナノワイヤの第 2の領域に接続され、ドレイン電極は、IV族半導体基板に接続される。

【0029】

ゲート電極は、前記接合界面に電界を作用させることができる。通常、チャネル領域( IV族半導体基板およびIII - V族化合物半導体ナノワイヤの一方または両方)上にゲート 誘電体膜が配置され、ゲート電極は、前記ゲート誘電体膜上に配置される。

【 0 0 3 0 】

本発明のTFETは、本発明の効果が得られる範囲において、前述した構成要素以外の 他の構成要素をさらに含んでいてもよい。このような他の構成要素の例には、絶縁保護膜 が含まれる。絶縁保護膜は、その厚さ方向がIII - V族化合物半導体ナノワイヤの長軸方 向となるように配置される。絶縁保護膜は、IV族半導体基板上の全体に配置されてもよい し、一部に配置されてもよい。絶縁保護膜の厚さは、III - V族化合物半導体ナノワイヤ の第1の領域と第2の領域の少なくとも一部を覆う厚さであることが、III - V族化合物 半導体ナノワイヤ、ゲート誘電体膜およびゲート電極を保護する観点から好ましい。絶縁 保護膜は、電気的な絶縁性が十分に得られる観点、および、ナノワイヤが曲がらない程度 の低い粘性を有した溶液から形成されうる観点から、BCB(ベンゾシクロプテン)層で あることが好ましい。

【0031】

本発明のTFETでは前記接合界面は、無転位かつ無欠陥であることが好ましいが、少数の転位または欠陥を含んでいてもよい。具体的には、前記接合界面におけるミスフィット転位の周期は、前記IV族半導体と前記III - V族化合物半導体との格子不整合から計算 されるミスフィット転位の周期よりも大きければよい。また、前記接合界面における貫通 転位の密度は、0~10<sup>10</sup>個/cm<sup>2</sup>の範囲内であればよい。後述する本発明のTFE Tの製造方法で本発明のTFETを製造することで、基本的に無転位かつ無欠陥の接合界 面を有する本発明のTFETを製造することができる。

[0032]

本発明のTFETでは、前記接合界面がトンネル層として機能する。後の実施の形態に 示されるように、本発明のTFETでは、ゲート電極に正または負のバイアスを印加する ことで、ソース領域(IV族半導体基板またはIII - V族化合物半導体ナノワイヤ)内のキ ャリアがトンネル現象によりチャネル領域(III - V族化合物半導体ナノワイヤまたはIV 族半導体基板)内に移動する(ON状態となる)。この動作は、CMOSスイッチのn型 またはp型MOSFETのスイッチ動作に相当する(図5A、図5B)。

【 0 0 3 3 】

本発明のTFETは、IV族半導体基板とIII - V族化合物半導体ナノワイヤとの接合界 面に生じるポテンシャルを利用することで、サブ閾値60mV/桁以下で動作することが できる(実施例参照)。本発明のTFETをスイッチ素子として利用することで、半導体 10

20

デバイスの消費電力を削減することができる。その結果、省エネルギーおよび環境負荷低 減も実現することができる。

【0034】

また、本発明のTFETでは、III-V族化合物半導体ナノワイヤにおける第1の領域 の導電型を適宜に調整することによって、閾値電圧(スレショルド電圧)が正側または負 側にシフトする。このため、第1の領域の導電型を適宜に調整することにより、ON状態 に必要な供給電圧(ゲート電圧)の符号および大きさを任意に制御することができる(図 7)。

[0035]

本発明のTFETの製造方法

10

本発明のTFETの製造方法は、ナノワイヤ成長ステップと、ゲート電極形成ステップ と、ソース電極およびドレイン電極形成ステップと、を含む。

【 0 0 3 6 】

「ナノワイヤ成長ステップ」は、IV族半導体基板における第1導電型を呈する(111) ) 面上から、III - V族化合物半導体ナノワイヤを成長させるステップである。「ゲート 電極形成ステップ」は、ソース電極およびドレイン電極間のキャリアの流れを制御するた めの電界を発生させるためのゲート電極を形成するステップである。当該ゲート電極は、 前記IV族半導体基板および前記III - V族化合物半導体ナノワイヤの界面に作用するよう に配置される。「ソース電極およびドレイン電極形成ステップ」は、前記III - V族化合 物半導体ナノワイヤと接触しないように前記IV族半導体基板に前記ソース電極および前記 ドレイン電極のいずれか一方を形成するステップ、および、前記III - V族化合物半導体 ナノワイヤに前記ソース電極および前記ドレイン電極のいずれか他方を形成するステップ 、である。

20

30

[0037]

ナノワイヤ成長ステップ以外のステップは、従来の技術に基づいて、例えば、特許文献 1に記載されている方法に従って、行うことができる。

[0038]

本発明のTFETの製造方法では、「ナノワイヤ成長ステップ」に先立って、必要に応 じて、IV族半導体基板の前処理ステップを行うことができる。このような前処理ステップ の例には、開口部を有する絶縁膜を形成するステップが含まれる。

【0039】

絶縁膜が形成される、(111)面を有するIV族半導体基板の例には、n型シリコン( 111)基板、p型シリコン(111)基板、異方性エッチングにより(111)面が表 面の一部にまたは全面に露出したシリコン(100)基板、が含まれる。絶縁膜としての 酸化シリコン膜は、例えば、シリコン基板を熱酸化することやスパッタ法などの一般的な 薄膜形成法により形成することが可能である。絶縁膜の厚さは、特に限定されないが、例 えば20nm程度であればよい。

[0040]

絶縁膜の開口部は、電子ビームリソグラフィーや、フォトリソグラフィー、ナノインプリントリソグラフィーなどの微細パターン加工技術を用いることで形成されうる。開口部のの形状は、任意に決定することができ、開口部の形状の例には、三角形、四角形、六角形および円形が含まれる。開口部の直径は、例えば2~100nm程度であればよい。開口部の直径が大きすぎると、前記接合界面に多数の転位または欠陥が形成されるおそれがある。1つのIV族半導体基板に複数の開口部を周期的に配列する場合、開口部の間隔は、例えば、10nm~数μm程度である。

【0041】

また、上記の前処理ステップの例には、高温熱処理が含まれる。高温熱処理は、IV族半 導体基板の(111)面に形成された自然酸化膜を除去するための処理である。前記自然 酸化膜は、III - V族化合物半導体ナノワイヤの成長を阻害する。自然酸化膜は、前記開 口部が設けられたIV半導体基板を高温熱処理することにより除去される。自然酸化膜の除

去により、 IV半導体基板の表面(開口部内の(111)面)が露出する。高温熱処理は、 例えば、水素ガスや窒素ガス、アルゴンガスなどの不活性ガス雰囲気中で約900 の条 件で行うことができる。

(10)

【0042】

また、上記の前処理ステップの例には、低温熱処理が含まれる。低温熱処理は、高温熱処理後のIV族半導体基板の温度を、III - V族化合物半導体ナノワイヤの成長時の温度か それ以下の温度、例えば400 程度にまで下げて、IV族半導体基板の(111)面を( 111)1×1面にする処理である。

[0043]

元来、高温熱処理後の(1111)面は、1×1構造で構成されるが、冷却途中で(11 10) 1)2×1面に変換することがある。しかしながら、IV族半導体基板の温度を400 程度にまで下げることにより、(111)2×1面を(111)1×1面に再び変換することができる。なお、「(111)2×1面」とは、原子配列を構成する最小単位が2原子間隔×1原子間隔となっている面をいう。「(111)1×1面」とは、原子配列を構成する最小単位が1原子間隔×1原子間隔となっている面をいう。

[0044]

前記低温熱処理は、約350~450 (例えば、約400)の温度で行えばよい。 低温熱処理は、水素ガス、窒素ガス、アルゴンガス、ヘリウムガスなどの不活性ガス、の 雰囲気下で行うことが好ましい。

【0045】

さらに、本発明のTFETの製造方法では、「ナノワイヤ成長ステップ」において、必要に応じて、ナノワイヤ成長のための準備ステップを行うことができる。このような準備 ステップの例には、(111)面を(111)A面または(111)B面に変換するステ ップが含まれる。「(111)A面」とは、表面にIII族元素が配置されている(111 )面をいう。また、「(111)B面」とは、表面にV族元素が配置されている(111 )面をいう。III - V族化合物半導体の(111)A面または(111)B面は、(11 1)2×2面、つまり最小単位が2原子間隔×2原子間隔の周期で構成された構造である 。よって、IV族半導体基板の表面に、2原子間隔×2原子間隔よりも小さい最小単位でII I族元素またはV族元素が配置されていると、その表面にIII - V族化合物半導体が成長し やすい。

【0046】

(111)面を(111)A面または(111)B面に変換するステップは、III族原 料またはV族原料をIV半導体基板の(111)面に供給することによって行うことができ る。(111)面を(111)A面または(111)B面に変換する工程は、IV族半導体 基板の表面を(111)1×1面に変換する工程の後に行ってもよいが、(111)1× 1面に変換する工程と同時に行ってもよい。たとえば、IV族半導体基板の(111)2× 1面を低温熱処理により(111)1×1面に変換するとともに、III族原料またはV族 原料をIV半導体基板の表面に供給することによって、(111)1×1面を、(111) A面または(111)B面に変換することができる(図4A、図4B)。

【0047】

III族原料は、ホウ素、アルミニウム、ガリウム、インジウムまたはチタン(有機金属 化合物であってもよい)を含むガスであることが好ましい。III族原料は、例えばトリメ チルインジウムなどの有機アルキル金属化合物である。V族原料は、窒素、リン、ヒ素、 アンチモンまたはビスマス(有機金属化合物であってもよい)を含むガスであることが好 ましい。V族原料は、例えば水素化ヒ素(アルシン;AsH<sub>3</sub>)である。III族原料また はV族原料の供給は、400~500 にて行われることが好ましい。

【0048】

また、前記準備ステップの例には、交互原料供給変調法が含まれる。「交互原料供給変調法」とは、IV族半導体基板にIII族元素を含む原料ガスとV族元素を含む原料ガスとを 交互に提供して、絶縁膜の開口部を通して露出した(111)A面または(111)B面 20



40

に111 - V族化合物半導体の薄膜を形成する方法である。交互原料供給変調法は、111 - V 族化合物半導体ナノワイヤを成長させるために必要な温度で行うことが可能であり、それ よりも低い温度にて行われることが好ましい。たとえば、交互原料供給変調法は、III-∨族化合物半導体ナノワイヤの成長時の温度で行うか、約400 で行うか、または40 0 から昇温しながら行えばよい。

(11)

[0049]

具体的には、IV族半導体基板に(111)A面が形成されている場合は、まずIII族元 素を含む原料ガスを供給し、その後Ⅴ族元素を含む原料ガスを供給する。さらに、ⅠⅠⅠ族 元素を含む原料ガスとV族元素を含む原料ガスとを交互に繰り返し供給する。一方、IV族 半導体基板に(111)B面が形成されている場合は、まずV族元素を含む原料ガスを供 給し、その後III族元素を含む原料ガスを供給する。さらに、V族元素を含む原料ガスとI 11族元素を含む原料ガスとを交互に繰り返し供給する。

[0050]

∨族元素を含む原料ガスの供給時間およびⅠⅠⅠ族元素を含む原料ガスの供給時間は、そ れぞれ数秒程度であればよい。また、 V 族元素を含む原料ガスの供給とIII 族元素を含む 原料ガスの供給との間に、数秒のインターバルを設けることが好ましい。III-V族化合 物半導体の薄膜が所望の厚さになるまで、V族元素を含む原料ガスとIII族元素を含む原 料ガスとを交互に供給すればよい。何回か繰り返してガスを供給することにより、III-V化合物半導体の薄膜が形成される。

[0051]

この交互原料供給変調法は、IV族半導体基板の(111)1×1面を(111)A面ま たは(111)B面に変換したときに変換できなかった部位があったとしても、(111 )A面または(111)B面を再形成することができるという補償効果もある。交互原料 供給変調法により、IV族元素とIII族元素またはV族元素とが結合するからである。 [0052]

交互原料供給変調法により形成された!!!- V化合物半導体の薄膜は、交互原料供給変 調法の後、半導体ナノワイヤを成長させるために基板温度を上げたときに、基板に吸着し た111族元素やV族元素が熱で乖離することを防ぐ。

[0053]

ナノワイヤ成長ステップは、前記(111)面上に、III族原料およびV族原料を供給 しながら、前記第1導電型ドーパントおよび前記第2導電型ドーパントの一方または両方 を断続的にドープし、疑似真性を呈する第1の領域を形成するステップ(第1の領域形成 ステップ)と、前記(111)面上に形成された第1の領域に、II族原料およびV族原 料を供給し、必要に応じて前記第2導電型ドーパントを併せてドープし、前記第1の領域 に連続する、 n 型および p 型のいずれか他方である第 2 導電型を呈する第 2 の領域を形成 するステップ(第2の領域形成ステップ)とを含む。「III-V族化合物半導体ナノワイ ヤ」は、第1の領域および第2の領域の他に、例えば、前述したナノワイヤ成長の準備ス テップで形成された、当該ナノワイヤの原料に由来する部分を含んでもよい。

[0054]

第1の領域形成ステップおよび第2の領域形成ステップのいずれにおいても、III-V 族化合物半導体ナノワイヤの成長は、III族原料およびV族原料を(111)面上に供給 する方法、例えば、有機金属化学気相エピタキシ法(以下「MOVPE法」ともいう)や 分子線エピタキシ法(以下「MBE法」ともいう)など、により行われる。好ましくは、 III - V族化合物半導体ナノワイヤの成長は、MOVPE法により行われる。

[0055]

MOVPE法による半導体ナノワイヤの形成は、通常のMOVPE装置を用いて行うこ とができる。つまり、所定の温度かつ減圧条件下で、III族元素を含む原料ガスおよびV 族元素を含む原料ガスを提供すればよい。たとえば、InAsナノワイヤを形成するとき は、約540 で水素化ヒ素(AsH₃)およびトリメチルインジウムを含むガスを提供 すればよい。また、GaAsナノワイヤを形成するときは、約750 で水素化ヒ素およ 10

20

びトリメチルガリウムを含むガスを提供すればよい。また、InGaAsナノワイヤを形成するときは、約670 で水素化ヒ素、トリメチルインジウムおよびトリメチルガリウムを含むガスを提供すればよい。

【0056】

第1の領域形成ステップにおいて、III族原料およびV族原料は、前述したIV族半導体 基板の(111)面に供給される。交互原料供給変調法による前記の薄膜が形成された場 合には、III族原料およびV族原料は、当該薄膜に供給される。III族原料およびV族原料 の供給量は、通常、一定である。第1の領域形成ステップでは、必要に応じて、一方の原 料の供給量を連続してまたは断続的に変えてもよいし、両原料を断続的に供給してもよい

[0057]

第1の領域形成ステップでは、III族原料およびV族原料の供給と並行して第1導電型 ドーパントおよび第2導電型ドーパントの一方または両方を断続的にドープして第1の領 域を形成する。形成された第1の領域は、疑似真性を呈する。「疑似真性」とは、第1導 電型ドーパントおよび第2導電型ドーパントの第1の領域における濃度に応じて決まる第 1の領域の導電型である。たとえば、疑似真性は、ドーパントをドープしなくても第1導 電型または第2導電型を呈してしまう、第1の領域を構成する半導体に、第2導電型ドー パントまたは第1導電型ドーパントをドープすることにより、当該半導体の当初の導電型 の一部または全部が電気的に打ち消すように調整された導電型である。疑似真性は、n型 であってもよいし、p型であってもよいし、i型であってもよい。

【0058】

なお、疑似真性における「i型」とは、例えば、第1の領域のn型ドーパントの濃度お よびp型ドーパントの濃度が、いずれも、1×10<sup>15</sup> cm<sup>-3</sup>以下であり、かつ第1の 領域の抵抗値が0.1 ・ cm以上であることを言う。上記抵抗値は、例えば、4短針電 圧電流特性や、トランジスタ特性の非線形領域の電流の傾きなどから求めることができる

[0059]

前記第1の領域は、前記第2導電型ドーパントを含むことがある。たとえば、III族原料またはV族原料が微量の有機触媒を含有していると、当該有機触媒に起因する炭素原子が第1の領域にドープされる。当該炭素原子は、前記III-V族化合物半導体ナノワイヤではn型ドーパントとして作用する。

[0060]

この場合、第1の領域形成ステップにおいて、第1導電型ドーパントのドープ量は、ノンドープでは第2導電型を呈してしまう第1の領域に第1導電型の特性を付与し、ゲート 電圧をシフトさせる(例えば、負から正にシフトさせる)観点から、第1の領域における 前記第1導電型ドーパントの濃度が1×10<sup>14</sup> cm<sup>-3</sup>以上かつ第2導電型ドーパント の濃度未満となる量であることが好ましく、1×10<sup>14</sup> ~ 1×10<sup>17</sup> cm<sup>-3</sup>となる 量であることがより好ましい。また、第1の領域形成ステップにおける、1回当たりの前 記第1導電型ドーパントをドープする時間は、0.1~5秒間であり、前記第1導電型ド ーパントのドープのインターバルは、1~29.5秒間であることが、適当な量でゲート 電圧をシフトさせる観点から好ましい。

[0061]

第2の領域形成ステップにおいて、III族原料およびV族原料を供給しながら第2導電型ドーパントをドープして、第2導電型を呈する前記第2の領域を形成することは、適度な第2導電型を呈する第2の領域を形成する観点から好ましい。第2の領域形成ステップにおける第2導電型ドーパントのドープは、III族原料およびV族原料の供給によって形成されるIII - V族化合物半導体ナノワイヤの導電型によっては、省略することが可能である。

【0062】

以上の手順により、第1の領域および第2の領域を含むIII-V族化合物半導体ナノワ 50

10

30

40

イヤを、その長軸が(111)面に対して垂直になるようにIV族半導体基板の(111) 面上に形成することができる。このようにしてIII-V族化合物半導体ナノワイヤが形成 されたときの前記接合界面は、基本的に無転位かつ無欠陥である。 【0063】

ゲート電極形成ステップでは、ゲート電極が形成される。ゲート電極は、たとえば、フ ォトリソグラフィー法を用いる方法によって形成することができる。このような方法は、 例えば、電極形成予定部位以外の領域をレジスト膜でマスクし、金や白金、チタン、クロ ム、アルミニウム、パラジウム、モリブデンなどの金属またはポリシリコンなどの半導体 を蒸着させ、レジスト膜を除去(リフトオフ)する。また、チタンを蒸着させた後、さら に金を蒸着させて重層して、二層構造の電極としてもよい。

【0064】

ゲート電極は、前述したように、ゲート誘電膜上に配置されていることが好ましい。この場合、ゲート電極は、ゲート誘電膜上に形成される。ゲート誘電体膜を形成する方法は特に限定されない。たとえば、ALD(原子層堆積(atomic layer deposition))法などを用いて酸化シリコン(SiO<sub>2</sub>)、酸化アルミニウム(Al<sub>2</sub>O<sub>3</sub>)酸化ハフニウム(HfO<sub>2</sub>)または酸化ジルコニウム(ZrO<sub>2</sub>)からなる膜を形成すればよい。 【0065】

ソース電極およびドレイン電極形成ステップでは、ソース電極およびドレイン電極が形 成される。ソース電極およびドレイン電極を形成する方法は、例えば、ゲート電極と同様 にフォトリソグラフィー法を用いて形成することができる。

【0066】

ソース電極、ドレイン電極およびゲート電極のうち、III - V族化合物半導体ナノワイ ヤの第2の領域に形成されるソース電極またはドレイン電極は、ナノワイヤ成長ステップ 後に行われる。しかしながら、前記第2の領域に形成されるソース電極またはドレイン電 極以外の電極を形成する時期は、TFETの構成に応じて所期の位置に配置可能である限 りにおいて、特に限定されない。

【0067】

以上の手順により、本発明のTFETを製造することができる。

【0068】

上記のTFETの製造方法によれば、第1の領域のドーパントの種類を適宜選択し、当 <sup>30</sup> 該ドーパントを断続的にドープすることで、所望の特性を有するTFETを製造すること ができる。

【0069】

以下、図面を参照して本発明のトンネル電界効果トランジスタ(TFET)の実施の形 態を説明する。

【 0 0 7 0 】

図1は、本実施の形態のTFETの構成を示す断面図である。図1に示されるように、 本実施の形態のTFET100は、p型に高ドープされたシリコン基板110、絶縁膜1 20、III-V族化合物半導体ナノワイヤ130、ゲート誘電体膜140、絶縁保護膜1 50、ソース電極160、ドレイン電極170およびゲート電極180を有する。 【0071】

40

10

20

シリコン基板110は、p型に高ドープされたシリコン(111)基板である。 【0072】

絶縁膜120は、p型シリコン基板110の2つの面のうち少なくともIII-V族化合物半導体ナノワイヤ130が配置されている面((111)面)を被覆する絶縁性の膜である。絶縁膜120は、例えば膜厚20nmの酸化シリコン(SiO<sub>2</sub>)膜である。p型シリコン基板110の(111)面は、III-V族化合物半導体ナノワイヤ130と直接接触して接合界面を形成している。当該界面に絶縁膜120は存在しない。 【0073】

III - V族化合物半導体ナノワイヤ130は、例えば直径20nm、長さ300nmのI 50

(13)

II-V族化合物半導体からなるナノワイヤである。III-V族化合物半導体ナノワイヤ1 30は、p型ドーパントがドープされている第1の領域132、および、n型に高ドープ された第2の領域134、を含む。III-V族化合物半導体ナノワイヤ130は、p型シ リコン基板110の(111)面上に、その長軸が前記(111)面に対して略垂直にな るように配置されている。第1の領域132(疑似真性半導体)は、第2の領域134( n型半導体)よりもp型シリコン基板110側(p型半導体)に位置する。第1の領域1 32およびp型シリコン基板110の接合界面(例えば、接合部における(111)面な ど)は、基本的に無転位かつ無欠陥である。III-V族化合物半導体ナノワイヤ130の 形状は、図2Aおよび図2Bに示されるように、六角柱である。

【0074】

10

ゲート誘電体膜140は、絶縁膜120の表面およびIII - V族化合物半導体ナノワイ ヤ130の側面(第1の領域132の側面および第2の領域134の側面の一部)を被覆 する絶縁膜である。ゲート誘電体膜140は、例えばハフニウムアルミネート(HfA1 O、)膜などの高誘電体膜である。

[0075]

絶縁保護膜150は、III-V族化合物半導体ナノワイヤ130、ゲート誘電体膜14 0およびゲート電極180を被覆する、BCBなどの絶縁樹脂からなる膜である。 【0076】

ソース電極160は、p型シリコン基板110の裏面(III-V族化合物半導体ナノワ イヤ130が配置されている面とは反対側の面)に配置されており、p型シリコン基板1 10(p型半導体)に接続されている。p型シリコン基板110とソース電極160とは 直接接触して界面を形成しており、その界面に絶縁膜120は存在しない。ソース電極1 60は、例えばp型シリコン基板110の裏面に形成されたTi/Au合金膜である。ソ ース電極160は、p型シリコン基板110の2つの面のうちIII-V族化合物半導体ナ ノワイヤ130が配置されている面に配置されていてもよい。

【0077】

ドレイン電極170は、III - V族化合物半導体ナノワイヤ130および絶縁保護膜1 50上に配置されており、III - V族化合物半導体ナノワイヤ130の第2の領域134 (n型半導体)に接続されている。ドレイン電極170は、例えば、III - V族化合物半 導体ナノワイヤ130および絶縁保護膜150上に配置されたTi/Au合金膜、Ti/ Al/Ti/Au合金膜、またはGe/Au/Ni/Au合金膜である。 【0078】

30

20

ゲート電極180は、第1の領域132の周囲を覆うようにゲート誘電体膜140上に 配置されている。ゲート電極180は、例えば、ゲート誘電体膜140上に形成されたW 膜またはTi/Au合金膜である。

【0079】

図 3 A ~ 図 3 F は、T F E T 1 0 0 の製造方法の一例を概略的に示す図である。図 4 A ~ 図 4 C は、III - V 族化合物半導体ナノワイヤ 1 3 0 の作製の工程の一例を示す図である。以下、これらの図を参照してT F E T 1 0 0 の製造方法を説明する。

【0080】

まず、 p 型シリコン基板 1 1 0 を準備する。 p 型シリコン基板 1 1 0 の表面には、酸化 シリコン (SiO<sub>2</sub>)からなる膜厚 2 0 n m の絶縁膜 1 2 0 が熱酸化法により形成されて いる。絶縁膜 1 2 0 には、開口部 1 2 2 が形成されている。開口部 1 2 2 の直径は、例え ば、 2 0 n m である。開口部 1 2 2 は、フォトリソグラフィー法などによって形成される 。なお、 p 型シリコン基板 1 1 0 の裏面には、ソース電極 1 6 0 が予め配置されていても よい。

【0081】

p型シリコン基板110は、当該基板の温度を900 に一定時間保持する高温熱処理 に供される。高温熱処理は、図4AのゾーンAに示されるように、例えば、不活性ガスの 雰囲気中で約900 の条件で行われる。図4A中、「折れ線」は、基板の温度を表して

50

いる。前述したように、引き続き、本実施形態では p 型シリコン基板 1 0 0 の 温度を約 4 0 0 に維持し、(111)面を(111)A面、または(111)B面にするために、 III属元素または V 族元素を(111)面に供給する(図 4 A のゾーン B)。たとえば、 (111)面を(111)B面とするために、図 4 A に示されるように、高温熱処理に続 き、基板温度を 4 0 0 に保ちながら、 V 族元素を含む原料ガスである A s H<sub>3</sub>ガスを( 111)面に供給する。図 4 A 中、横方向に延びる「棒」は、原料ガスの種類およびその 供給のタイミングを表している。

(15)

[0082]

次いで、図3Aに示されるように、MOVPE法により、開口部122を通して露出したp型シリコン基板110の(111)面からIII-V族化合物半導体ナノワイヤ130 を成長させる。このとき、III-V族化合物半導体ナノワイヤ130を成長させる前に、 交互原料供給変調法によりp型シリコン基板110の(111)面にIII-V族化合物半 導体の薄膜を形成することが好ましい。

【0083】

交互原料供給変調法は、図4A中のゾーンCで行われる。交互原料供給変調法では、基 板の温度を、III-V族化合物半導体ナノワイヤ130の成長時の温度に向けて徐々に上 昇させる。また、交互原料供給変調法では、本実施形態では図4Bに示されるように、II I-V族化合物半導体ナノワイヤ130の基材となるIII属元素およびV属元素を含む原料 ガス、TMIn(トリメチルインジウム)ガスとAsH<sub>3</sub>ガスとを交互に供給する。 【0084】

たとえば、各原料ガスの供給時間は、2秒間であり、各原料ガスの供給のインターバル は、1秒間である。当該インターバルでは、水素ガスが(111)面に供給される。交互 原料供給変調法では、図4B中の矢印で示される、TMInガスとAsH<sub>3</sub>ガスとの1回 ずつの供給と各原料ガスの供給後における水素ガスの二回の供給を1サイクルとしたとき に、当該サイクルが複数回(例えば30回)繰り返される。

【0085】

次いで、III - V族化合物半導体ナノワイヤ130の第1の領域132の成長が行われ る。第1の領域132の成長は、図4A中のゾーンDで行われる。第1の領域132の成 長では、基板の温度は、一定(例えば540)に保たれる。第1の領域132の成長で は、図4Cに示されるように、基材となるAsH<sub>3</sub>ガスおよびTMInガスを連続して供 給する一方で、p型ドーパントとなるZnを第1の領域132にドープするために、DE Zn(ジエチル亜鉛)ガスを断続的に供給する。

【0086】

たとえば、DEZnガスは、ASH 3 ガスおよびTMInガスが30秒間供給される間 に、X秒間供給される。すなわち、DEZnガスは、X秒間供給され、(30-X)秒の インターバルを経て、再びX秒間供給される。DEZnガスの一回当たりの供給時間Xは 、第1の領域132において補償ドーピング効果が得られる範囲において、適切に決める ことができ、例えば、0.5~5秒間である。供給時間Xは、ゾーンDにおいて同じであ ってもよいし、異なっていてもよい。第1の領域132の成長では、図4C中の矢印で示 される、DEZnガスの1回の供給および1回のインターバルを1サイクルとしたときに 、当該サイクルが複数回(例えば30回)繰り返される。

【0087】

次いで、III - V族化合物半導体ナノワイヤ130の第2の領域134の成長が行われ る。第2の領域134の成長は、図4A中のゾーンEで行われる。第2の領域134の成 長でも、基板の温度は、一定(例えば540)に保たれる。第2の領域134の成長で は、図4Aに示されるように、基材となるAsH<sub>3</sub>ガスおよびTMInガスとともに、本 実施形態では、n型ドーパントとなるSiを第2の領域134にドープするために、Si H<sub>4</sub>ガスを連続して供給する。

[0088]

第1の領域132および第2の領域134が形成されたら、図3Bに示されるように、 50

10

絶縁膜120の表面およびIII-V族化合物半導体ナノワイヤ130の表面をゲート誘電体膜140で覆い、次いでゲート誘電体膜140をゲート電極180で覆う。ゲート誘電体膜140は、例えば、ALD法によって形成される。ゲート電極180は、例えば、スパッタリング法によって形成される。

【0089】

次いで、図3Cに示されるように、 p型シリコン基板110の表面上に絶縁保護膜150を形成する。絶縁保護膜150は、例えば、スピンコート法によって形成される。 【0090】

次いで、図3Dに示されるように、絶縁保護膜150、ゲート電極180およびゲート 誘電体膜140をそれぞれ部分的に除去し、III-V族化合物半導体ナノワイヤ130の 頂部(第2の領域134の端部)およびゲート誘電体膜140を露出させる。上記の部分 的な除去は、例えば、反応性イオンエッチング(reactive ion etching)法によって行われる。

【0091】

次いで、図3Eに示されるように、再び、絶縁保護膜150を形成した後にIII-V族 化合物半導体ナノワイヤ130の頂部を露出させる。そして、図3Fに示されるように、 絶縁保護膜150の表面にドレイン電極170を形成し、p型シリコン基板110の裏面 にソース電極160を形成する。ドレイン電極170およびソース電極160は、例えば 、真空蒸着によって形成される。

[0092]

TFET100では、III - V族化合物半導体ナノワイヤ130の第1の領域132と シリコン基板110の(111)面との接合面がトンネル層として機能する。図5Aに示 されるように、TFET100では、ゲート電極180に正のバイアスを印加することで 、p型シリコン基板110内のキャリアがトンネル現象によりIII - V族化合物半導体ナ ノワイヤ130内に移動する(ON状態となる)。この動作は、CMOSスイッチのn型 MOSFETのスイッチ動作に相当する。

【0093】

また、TFET100は、p型に高ドープされたシリコン基板110と、p型にドープ された第1の領域132と、n型にドープされた第2の領域134とを含む。このため、 後述の実施例で明らかなように、ノンドープの第1の領域を含むTFETに比べて、ゲー ト電圧を正側にシフトさせることができる。

【0094】

また、III - V族化合物半導体ナノワイヤにおける第1の領域の導電型を適宜に調整す ることによって、閾値電圧(スレショルド電圧)が正側または負側にシフトするため、II I - V族化合物半導体の種類を変えることにより、ON状態に必要な供給電圧を任意に制 御することができる。

【0095】

また、絶縁保護膜150でIII-V族化合物半導体ナノワイヤ130の周囲を被覆するため、複数のTFET100を集積化することもできる。

【0096】

なお、TFET100では、シリコン基板110に、p型に高ドープされたシリコン基 板を用いたが、本発明のTFETは、n型に高ドープされたシリコン(111)基板を用 いて作製することも可能である。この場合、第1の領域132にはn型ドーパントを断続 的にドープし、第2の領域134にはp型ドーパントを連続してドープする。このように 作製されたTFETでは、III-V族化合物半導体ナノワイヤの第1の領域とn型シリコ ン基板の(111)面との接合面がトンネル層として機能する。

【0097】

前記のTFETでは、図5Bに示されるように、ゲート電極に負のバイアスを印加する ことで、 n 型シリコン基板内のキャリアがトンネル現象によりIII - V族化合物半導体ナ ノワイヤ内に移動する(ON状態となる)。この動作は、CMOSスイッチのp型MOS 20

10

(17)

FETのスイッチ動作に相当する。また、前記TFETは、ノンドープの第1の領域を含むTFETに比べて、ゲート電圧を負側にシフトさせることができる。

【0098】

本実施の形態によれば、小さなサブ閾値(60mV/桁以下)で動作可能なTFETお よびスイッチ素子を提供することができる。また、本実施の形態によれば、正のゲート電 圧で電流値が増大する素子の場合では、より正側の立ち上がり電圧で動作可能であり、負 のゲート電圧で電流値が増大する素子の場合では、より負側の立ち上がり電圧で動作可能 なTFETおよびスイッチ素子を提供することができる。当該TFETおよびスイッチ素 子は、容易に製造することができる。

【実施例】

【0099】

以下、本発明について実施例を参照して詳細に説明するが、本発明はこれらの実施例に より限定されない。

まず、下記の方法によって、従来のTFET(TFET-A)を作製した。

【0100】

[比較例1:TFET-Aの作製]

1)基板の準備

p型シリコン(111)基板(キャリア濃度:7×10<sup>18</sup> cm<sup>-3</sup>)を、熱酸化処理 して、表面に膜厚20nmの酸化シリコン膜を形成した。電子線ビームリソグラフィーお よびウェットケミカルエッチングにより酸化シリコン膜に周期的に開口部を形成して、シ リコン基板の表面を露出させた。開口部の形状は六角形とし、開口部の面積円相当径は1 00nmとした。

【0101】

2) I n A s ナノワイヤの作製

開口部を形成した基板を減圧横型MOVPE装置(HR2339;大陽日酸株式会社) にセットした。MOVPE装置の内温を925 に上昇させて5分間維持することで、シ リコン基板の開口部表面に形成された自然酸化膜を除去した。次いで、装置の内温を92 5 から400 に低下させた。水素化ヒ素を水素ガス(キャリアガス)とともに供給し た。水素化ヒ素の分圧は1.3×10<sup>-4</sup> atmとした。

【0102】

次に、交互原料供給変調法によりシリコン基板の開口部にInAsの薄膜を形成した。 具体的には、トリメチルインジウムの供給を2秒間、水素ガスによるインターバルを1秒 間、水素化ヒ素の供給を2秒間、水素ガスによるインターバルを1秒間の組合せを1サイ クルとして、2分間かけて20回繰り返した。トリメチルインジウムの分圧は9.6×1 0<sup>-7</sup> a t m とし、水素化ヒ素の分圧は2.5×10<sup>-4</sup> a t m とした。 【0103】

次に、装置の内温を上昇させた後、MOVPE法により長さ800nmのInAsナノ ワイヤを成長させた。具体的には、装置の内温を400 から540 に上昇させた後、 トリメチルインジウムおよび水素化ヒ素を水素ガスとともに供給して、長さ500nmの InAsナノワイヤ(第1の領域;キャリア濃度:2×10<sup>17</sup> cm<sup>-3</sup>)を成長させた 。続いて、トリメチルインジウム、水素化ヒ素およびモノシランを水素ガスとともに供給 して、長さ300nmのn型InAsナノワイヤ(第2の領域;キャリア濃度:2×10 <sup>19</sup> cm<sup>-3</sup>)を成長させた。トリメチルインジウムの分圧は4.9×10<sup>-7</sup> a tmと し、水素化ヒ素の分圧は1.3×10<sup>-4</sup> a tmとし、モノシランの分圧は7×10<sup>-8</sup> a tmとした。

[0104]

3) T F E T の 作 製

シリコン基板上および I n A s ナノワイヤの側面にゲート誘電体膜を形成し、さらにその上にゲート電極を形成した。具体的には、A L D 法により、膜厚 2 0 n m の H f <sub>0 8</sub> A 1 <sub>0 2</sub> O 膜(ゲート誘電体膜)を形成した。その後、高周波スパッタリング法により 10

30

20

、膜厚100nmのW膜(ゲート電極)を形成した。

【0105】

次に、誘電体膜を形成したシリコン基板上に絶縁樹脂(BCB樹脂)膜を形成して、シリコン基板上のInAsナノワイヤを絶縁樹脂中に包埋した。次いで、反応性イオンエッチングにより絶縁樹脂の上側の一部を除去して、InAsナノワイヤの先端を露出させた

[0106]

次に、InAsナノワイヤが露出した面にドレイン電極として膜厚120nmのTi( 20nm)/Au(100nm)多層膜を形成した。また、シリコン基板上にソース電極 として膜厚50nmのTi(20nm)/Au(30nm)多層膜を形成した。こうして 、TFET-Aを作製した。

【0107】

次に、本発明に係るTFET(TFET-BおよびTFET-C)を作製した。

【0108】

「実施例1:TFET-Bの作製]

第1の領域の成長において、トリメチルインジウムおよび水素化ヒ素の連続供給に併せ て、ジエチル亜鉛を断続的に供給した以外は、TFET - Aと同様に作製し、TFET -Bを作製した。ジエチル亜鉛の供給では、1秒間の供給と29秒間のインターバルとを1 サイクルとして、当該サイクルを30回繰り返した。ジエチル亜鉛の分圧は、3×10<sup>-7</sup> a t mとした。TFET - Bの第1の領域におけるドーパント(Zn)の濃度は、3× 10<sup>15</sup> c m<sup>-3</sup>であった。なお、前記濃度は、ノンドープの上記InAsナノワイヤを n型シリコン基板に作製し、縦型FET構造を作製し、当該ナノワイヤの閾値電圧から算 出することによって求めた。

20

40

10

【0109】

[実施例2:TFET-Cの作製]

ジエチル亜鉛の供給のサイクルを、2秒間の供給と28秒間のインターバルとを1サイ クルとする以外は、TFET-Bと同様に作製し、TFET-Cを作製した。TFET-Cの第1の領域におけるドーパント(Zn)の濃度は、6×10<sup>15</sup> cm<sup>-3</sup>であった。 【0110】

図 6 A は、TFET - A の I n A s ナノワイヤの走査電子顕微鏡写真であり、図 6 B は 30 、TFET - B の I n A s ナノワイヤの走査電子顕微鏡写真である。いずれのナノワイヤ も、シリコン基板の(1 1 1 )面に対して垂直な方向に成長していることがわかる。

前記工程により作製されたTFET-A、TFET-BおよびTFET-Cの、ゲート 電圧を印加したときのドレイン電流の関係を測定した。結果を図7に示す。

【 0 1 1 2 】

図 7 中、曲線 A は、 T F E T - A の電気特性を表している。曲線 A から明らかなように 、 T F E T - A のサブスレッショルド特性は、 2 1mV/桁であった。サブ閾値が60m V/桁を下回ることは、 T F E T - A がトンネル F E T であることを実証している。ただ し、 T F E T - A の立ち上がり電圧は、 - 0 . 4 Vであった。

【0113】

図7中、曲線Bは、TFET-Bの電気特性を表し、Znのパルスドープを1秒間、ド ープ間隔を29秒間としたときのトンネルFETの特性を示している。また、曲線Cは、 TFET-Cの電気特性を表し、Znのパルスドープを2秒間、ドープ間隔を28秒間と したときのトンネルFETの特性を示している。曲線Bから明らかなように、TFET-Bの立ち上がり電圧は、0.3Vであり、TFET-Bのサブ閾値は、30mV/桁であ った。また、曲線Cから明らかなように、TFET-Cの立ち上がり電圧は、0.6Vで あり、TFET-Cのサブ閾値は、30mV/桁であった。 【0114】

このように、第1の領域にZnをドープしたTFET-BおよびTFET-Cでは、い <sup>50</sup>

ずれも、第1の領域にZnをドープしなかったTFET-Aに比べて、立ち上がり電圧が 正側にシフトしていること、トンネルFETの特徴である急峻なサブ閾値も維持できるこ と、および、パルスドープにおけるドーパントの供給時間によって立ち上がり電圧を調整 できること、がわかる。

【0115】

TFET-Aの立ち上がり電圧が負である理由は、原料ガス中のドーパントの存在のためと考えられる。すなわち、ノンドープでInAsナノワイヤを作製した場合、有機金属由来の炭素原子が10<sup>16</sup>~10<sup>17</sup> cm<sup>-3</sup>程度の濃度で第1の領域および第2の領域に添加される。これは、n型ドーパントとして作用する。

【0116】

これに対して、TFET - BおよびTFET - Cでは、III - V族半導体のp型ドーパントとして作用するZn原子をパルスドープ法によって添加した。すなわち、ノンドープ層の成長中、分圧で3×10<sup>-7</sup> a t m程度の供給量で、1または2秒間の供給および29または28秒間のインターバルを繰り返した。同じ供給量でZn原子を連続して添加した場合、ナノワイヤ中のZn原子の濃度は、1×10<sup>18</sup> cm<sup>-3</sup>になる。

しかしながら、パルスドープ法によって Z n 原子を供給することによって、10<sup>15</sup>~ 10<sup>16</sup> c m<sup>-3</sup>の Z n 濃度が、ナノメートルスケールの構造物で実現される。このよう な適当な p 型ドーパントのドープによって、 n 型ドーパントとして作用するドーパントと しての炭素原子に対する補償効果(補償ドーピング効果)がもたらされる。当該補償効果 を生じると、ノンドープの I n A s ナノワイヤが電気的により中性になる。このため、例 えば、真性層と同等の電気特性を示すナノ構造物(擬似真性層)を作製できる。

20

30

10

【0118】

また、下記の方法によってTFETを作製した。

【0119】

[比較例2:TFET-Dの作製]

比較例1と同様にしてp型シリコン(111)基板から自然酸化膜を除去し、次いで、 減圧横型MOVPE装置の内温を925 から670 に低下させ、水素化ヒ素を水素ガ ス(キャリアガス)とともに供給した(図8AのゾーンB)。水素化ヒ素の分圧は1.3 ×10<sup>-4</sup>atmとした。

【0120】

次に、交互原料供給変調法によりシリコン基板の開口部にInGaAsの薄膜を形成した(図8AのゾーンC)。具体的には、トリメチルインジウムに代えて、トリメチルインジウムおよびトリメチルガリウムの混合ガスを供給する以外は、TFET - Aの作製と同様にして、上記開口部にInGaAsの薄膜を形成した。トリメチルインジウムの分圧は 9.7×10<sup>-7</sup>atmとし、トリメチルガリウムの分圧は5.7×10<sup>-7</sup>atmとし、水素化ヒ素の分圧は6.0×10<sup>-4</sup>atmとした。

[0121]

次に、装置の内温を670 に維持し、トリメチルインジウムを上記混合ガスに代えた 以外は、TFET-Aの作製と同様にして、MOVPE法により長さ800nmのInG <sup>40</sup> aAsナノワイヤを成長させた。第1の領域の長さは500nmであり、第1の領域を形 成する際のキャリア濃度は6×10<sup>16</sup> cm<sup>-3</sup>であった。また、第2の領域の長さは3 00nmであり、第2の領域を形成する際のキャリア濃度は1×10<sup>18</sup> cm<sup>-3</sup>であっ た。トリメチルインジウムの分圧は9.7×10<sup>-7</sup> atmとし、トリメチルガリウムの 分圧は5.7×10<sup>-7</sup> atmとし、水素化ヒ素の分圧は6.0×10<sup>-4</sup> atmとし、 モノシランの分圧は6.0×10<sup>-8</sup> atmとした。

【0122】

次いで、TFET-Aと同様にして、ゲート誘電体膜、ゲート電極、絶縁樹脂(BCB 樹脂)膜、ドレイン電極およびソース電極を形成し、TFET-Dを作製した。TFET - Dにおける第1の領域の導電型はn-型であり、第2の領域の導電型はn+型である。 【0123】

[実施例3:TFET-Eの作製]

図8Aは、実施例3、4のTFETの製造におけるシリコン基板の温度と原料ガスの供給とを模式的に示す図であり、図8Bは、図8A中のゾーンDにおける原料ガスの供給の パルスドープを模式的に示す図である。

【0124】

第1の領域の成長において、上記混合ガスおよび水素化ヒ素の連続供給に併せて、ジエ チル亜鉛を断続的に供給した(図8AのゾーンDおよび図8B)以外は、TFET-Dの 作製と同様に作製し、TFET-Eを作製した。ジエチル亜鉛は、TFET-Bの作製に おけるサイクルと同じサイクルで供給した。すなわち、1サイクルは、ジエチル亜鉛の1 秒間の供給と、29秒間のインターバルとからなり、当該サイクルの繰り返し回数は30 回とした。ジエチル亜鉛の分圧は、5×10<sup>-7</sup>atmとした。TFET-Eの第1の領 域におけるドーパント(Zn)の濃度は、2×10<sup>15</sup>cm<sup>-3</sup>であった。TFET-E における第1の領域の導電型はi型であり、第2の領域の導電型はn+型である。 【0125】

「実施例4:TFET-Fの作製]

ジエチル亜鉛の供給のサイクルを、2秒間の供給と28秒間のインターバルとを1サイクルとする以外は、TFET-Eと同様に作製し、TFET-Fを作製した。TFET-Fの第1の領域におけるドーパント(Zn)の濃度は、2×10<sup>15</sup> cm<sup>-3</sup>であった。 TFET-Fにおける第1の領域の導電型はi型であり、第2の領域の導電型はn+型である。

【0126】

TFET-D、TFET-EおよびTFET-Fの、ゲート電圧を印加したときのドレイン電流の関係を測定した。結果を図9に示す。図9中、曲線Dは、TFET-Dの電気特性を、曲線Eは、TFET-Fの電気特性を、そして曲線Fは、TFET-Fの電気特性を、それぞれ表している。

【0127】

曲線 D から明らかなように、TFET - D のサブスレッショルド特性(サブ閾値)は、 3 8 0 m V / 桁であり、TFET - D の立ち上がり電圧は、 - 1 . 0 V であった。これに 対して、曲線 E から明らかなように、TFET - E のサブ閾値は、 5 8 m V / 桁であり、 TFET - E の立ち上がり電圧は、 0 . 0 5 V であった。また、曲線 F から明らかなよ うに、TFET - F のサブ閾値は、 5 5 m V / 桁であり、TFET - F の立ち上がり電圧 は、 + 0 . 2 V であった。

【0128】

以上より、実施例1および2と同様に、第1の領域にZnをドープしたTFET-Eお よびTFET-Fでは、いずれも、第1の領域にZnをドープしなかったTFET-Dに 比べて、立ち上がり電圧が正側にシフトし、かつトンネルFETの特徴である急峻なサブ 閾値を有することがわかる。また、パルスドープにおけるドーパントの供給時間によって 当該立ち上がり電圧を調整できることもわかる。

【0129】

2013年8月13日出願の特願2013-168048の日本出願に含まれる明細書 、図面および要約書の開示内容は、すべて本願に援用される。

【産業上の利用可能性】

[0130]

本発明のTFETは、例えば半導体マイクロプロセッサおよび高集積回路に形成される スイッチ素子として有用である。特に、正のゲート電圧で電流が流れるnチャネルトラン ジスタの場合にゲート電圧を正側にシフトすること、負のゲート電圧で電流が流れるpチ ャネルトランジスタの場合にゲート電圧を負側にシフトすることが可能である。このため 、ゲート電圧がゼロであるときのドレイン電流をより少なくすることが可能となる。した がって、待機時のリーク電力をさらに抑制することが可能となり、例えば省電力化の観点

20

10

からより一層効果的である。 【符号の説明】 【0131】 100 TFET 110 p型シリコン基板 120 絶縁膜 122 開口部 1 3 0 ||| - ∨族化合物半導体ナノワイヤ 132 第1の領域 134 第2の領域 140 ゲート誘電体膜 150 絶縁保護膜 160 ソース電極 170 ドレイン電極

180 ゲート電極



(21)





図2A





【図4】









図3B









【図5】



図5A



図5B

【図7】





【図9】







## 【図6】



図6A



図6B

フロントページの続き

| I)Int.CI. |       |           | FΙ      |       |      |
|-----------|-------|-----------|---------|-------|------|
| H 0 1 L   | 29/06 | (2006.01) | H 0 1 L | 29/06 | 601N |
| H 0 1 L   | 29/66 | (2006.01) | H 0 1 L | 29/66 | Т    |
| B 8 2 Y   | 10/00 | (2011.01) | B 8 2 Y | 10/00 |      |
| B 8 2 Y   | 40/00 | (2011.01) | B 8 2 Y | 40/00 |      |

審査官 市川 武宜

(56)参考文献 国際公開第2011/040012(WO,A1) 特開2013-12723(JP,A) 特開平7-263365(JP, A)

(58)調査した分野(Int.Cl., DB名)

| H 0 1 L | 21/336 |
|---------|--------|
| B 8 2 Y | 10/00  |
| B 8 2 Y | 40/00  |
| H 0 1 L | 21/20  |
| H 0 1 L | 29/06  |
| H 0 1 L | 29/41  |
| H 0 1 L | 29/417 |
| H 0 1 L | 29/66  |
| H 0 1 L | 29/78  |