# 大面積電子デバイス用基盤技術のための大気圧マイク ロプラズマ処理装置の開発

育成研究: JSTイノベーションプラザ・サテライト茨城 平成18年度採択課題 「大面積電子デバイス用基盤技術のための大気圧マイクロプラズマ処理装置の開発」

代表研究者:〔埼玉大学 大学院理工学研究科 教授 白井 肇〕

#### 研究概要

液晶ディスプレイ(liquid crystal display: LCD)・有機発光ダイオード(organic light-emitting diode: OLED) 駆動用薄膜トランジスター(thin film transistor: TFT)の基盤材料である多結晶シリコ ン(poly-Si)製造技術として、大気圧熱プラズマトーチによる非晶質シリコン(a-Si)膜の結晶化技術を 確立する。

## 研究内容、研究成果

現在、LCD-, OLED-TFT の基盤材料として poly-Si が広く活用されている。poly-Si 薄膜は、高価な高 出力エキシマレーザー等による a-Si 膜の急速熱処理 (rapid thermal process: RTP) により結晶化す る技術が利用されている。本研究では、大気圧高周波熱プラズマトーチを熱源として、プラズマ直下の 可動基板上に設置した a-Si の結晶化技術を開発し、OLED-TFT に適用可能な結晶技術を確立した。

- 1) 純アルゴンプラズマトーチにより、領域 15mm 幅/回、基板ステージ速度 10-30mm/s で石英基板 上の a-Si 膜を結晶化する処理装置を開発した(図1)。
- 2) 脱水素化を必要とせず、結晶化が可能で、且つ結晶化前後で表面形態の変動がないことがわか った。
- 3) プラズマ結晶化過程における基板表面温度および透過・反射率プロファイルの実時間その場計 測システムを構築により、Si 膜の光学定数(光学吸収係数)の実時間その場計測が可能となり、 結晶化過程の診断を実現した(図2)。これにより a-Si の結晶化は、100 ミリ秒の時間帯の固相 結晶化(solid phase crystallization : SPC)が支配的であることを明らかにした。
- 4) 本装置による結晶化で生成される結晶の粒径は平均 150-250nm まで拡大できることがわかった (23)
- 5) 照射条件の選択により、プラズマ処理結晶化 Si-TFT 移動度は、初期の非晶質 Si-TFT 移動度の 0.5-1cm<sup>2</sup>/Vs から、トップゲート TFT 構造で 51~55cm<sup>2</sup>/Vs に達した。この値は、OLED-TFT 駆動 用に適応するに十分な性能である(表1-A)。
- 6) 金属酸化膜型 (Metal Oxide Semiconductor: MOS) ゲート電極および化学気相蒸着 (Chemical Vapor Deposition: CVD)酸化膜をゲート絶縁膜としたボトムゲート TFT 構造において、移動度 31-32cm<sup>2</sup>/Vs、閾値電圧 2.5-2.8V を達成し、ボトムゲート TFT 構造への応用が可能であることが わかった(表 1-B)。

# 今後の展開、将来の展望

今後、G4 サイズ (730 × 920mm) 基板上の a-Si 結晶化を数分で処理できるプラズマ源へ展開する。特 にプラズマの高温化を図り、ライン状に高温プラズマを閉じ込め、基板走査することで結晶化できる技 術へ拡張し、より実用化を睨んだ研究開発を進める。具体的には、ライン状に高温プラズマを処理基板 表面近傍に閉じ込めることで、a-Si 膜の結晶化技術のみならず、各種表面処理技術の開発を進める。こ れらの成果は、各種表面処理技術への応用のみならず、機能性薄膜の直接的形成技術(大気圧 CVD)へ の展開が期待される。









図3 セコエッチ後の結晶化 Si の SEM 像

| 項目                                               | A.トップゲート TFT 構造 |     |     | B.ボトムゲート TFT 構造 |     |     |
|--------------------------------------------------|-----------------|-----|-----|-----------------|-----|-----|
| 測定場所                                             | а               | b   | С   | а               | b   | С   |
| 閾値電圧(∀)                                          | 3.2             | 3.5 | 3.1 | 2.5             | 2.8 | 2.6 |
| 移動度(cm2/Vs)                                      | 55              | 51  | 53  | 32              | 34  | 31  |
| 表1 TFT の性能評価 (A. トップゲート TFT 構造、B. ボトムゲート TFT 構造) |                 |     |     |                 |     |     |

### 研究体制

#### ♦ 代表研究者

- 〔埼玉大学 大学院理工学研究科 教授 白井 肇〕
- ◆ 研究者

武村 祐一朗(JST イノベーションサテライト茨城) 長谷川 靖洋(埼玉大学) 森田 寛之(埼 玉県産業技術総合センター) 清水 宏一(埼玉県産業技術総合センター) 斎田 吉裕(埼玉県産業技術総合センター) 原島 和仁(北野精機株式会社) 平岡 正夫(日 本電鍍工業株式会社) 中村 孝一(ナノテック株式会社)

#### ◆ 共同研究機関 埼玉大学、JST イノベーションサテライト茨城、埼玉県産業技術総合センター 北野精機株式会社、日本電鍍工業株式会社、ナノテック株式会社

## 研究期間

平成18年12月 ~ 平成21年9月